Home

GPC 552

image

Contents

1. s l q Jo jequinu e apow J8AI899J Jejseui U pON pOoN 49 IWISUEA JO s le S pue 4 02 0 NOOIS vv SARIS pesseippy JON aig Beg 1881 ene s se passeippy pue LSW 15207 9 99S sng 221 ou JO 1 15 peuyag 01 spuodseuoo YLSIS peurejuoo I QUNN ilg pareloossy 1941 pue eeg jo JequinN uv N v N AJS OPISE ZL erg 40 uO JO UOISSIWSUEI pue sseippy Snels au jo Z99 Z999X8 16208 SJOJONPUODIWIAS sdiliud Pagina B 13 gt e 3 lt 552 ITALIAN TECHNOLOGY ifo gri bu se 90 9661 90 9661 Rel 3 30 8U eq UONIPUOO HV1S V 9160 15 Ssauppe eq YTS AIS pesseuppe peuois peas eui uonipuoo LYVLS V 55 10 YIS UMO jo o
2. jou s ey Jey eins snu y Aue ul eseo 15 esn 5 eu epoo jo 0199 jo sau eu o BdUIS 3unoooe 1snui sidnueju pue seurnoiqns jeuonipuoo lqissod eu Ile JO 1snui eu ay s eu jo Jeu 5 mou snw eu L 8 pue fenau 241 au sAemje Jasn sul yeu eunsue 10 eui Sy eu 5 1085900 ue urejsns 545 siu uluu p 1544 pinous e
3. 11 FIGURA 4 CNI CONNETTORE PER I O DEL Port DEL PPI 82C55 PWM OUT GENERICI 12 FIGURA 5 CN2 CONNETTORE PER I O DEL PPI 82C55 PER PORT E C 13 FIGURA 6 CN 4 CONNETTORE PER Port 5 DELLA CPU INGRESSI A D CONVERTER 14 FIGURA 7 SCHEMA D INGRESSO A D CONVERTER 15 FIGURA 8 CN 5 CONNETTORE MORSETTIERA PER I2C E SECONDA SERIALE 16 FIGURA 9 CN8 CONNETTORE PER BATTERIA ESTERNA DI BACK UP 17 FiGURA 10 CN6 CONNETTORE PER DELA CPU 18 FIGURA 11 SCHEMA COLLEGAMENTO LINEE DI I O 19 FIGURA 12 CN7 CONNETTORE PER COMUNICAZIONE SERIALE 20 FIGURA 13 SCHEMA DI COMUNICAZIONE SERIALE 21 FIGURA 14 TABELLA DELLE SEGNALAZIONI VISIVE 22 Ficura 15 Disposizione LEDs CONNETTORI DIP S WITCH ECC 23 FIGURA 16 TABELLA RIASSUNTIVA JUMPERS 27
4. urejuoo eseu LE LL 4 uonejedo ALIS ene s 1 SEN AJejnusueJ eu LOIS uo 10W Aq jese1 u q SEU IS Jaye euo 45 SI pue q 195 SI 15 Jaye auo v S S Ul U8S6Jd SI epoo sniejs V GL IS p ls nb 1 si 1dnui lu peuaos e s sajels JO 5 215 LOIS 1818 s dn Jeju ees ou pue s OU H84 surejuoo 515 UY 5 snieis al 92 snlels Y urejuoo S IQ 150 eu 0192 jueoyiuDis sea 5 jeioeds 8 ue SI VISLS V1SLS Je sIBeH 5 5 eur N IAJ A0 8 15908 sJo onpuoo u es sdillud ZHM00L 01 dn Aouenbe jJ Aue I LOIS au ul ul SI LOI
5. 10 INSTALLAZIONE inni 11 CONNESSIONI CON IL MONDO ESTERNO 11 CN3 CONNETTORE DI ALIMENTAZIONE 11 CN1 CONNETTORE PER I O PORT B PPI 82C55 PWM OUT GENERICI 12 CN2 CONNETTORE PER DEL PPI 82C55 PER PORT A E 13 CONNETTORE PER PORT 5 CPU INGRESSI A D CONVERTER 14 CNS CONNETTORE A MORSETTIERA PER IC BUS SECONDA SERIALE 16 CN8 CONNETTORE PER BATTERIA ESTERNA DI BACK 17 CN6 CONNETTORE PER DEL LA CPU 18 CN7 CONNETTORE PER LA COMUNICAZIONE SERIALE 20 SEGNALAZIONI VISIVE 22 INTERFACCIAMENTO DEGLI CON IL CAMDPO 24 TASTO DI RESET ua 24 TEST PONT GIGI 24 INPUT DI BORDO 22 24 SELEZIONE TENSIONI DI ALIMENTAZIONE 25 SELEZIONE TIPO INGRESSI ANALOGICI 25 TRIMMERS E TARATURFE 26 INTERFACCIE OPERATORE LOCALI I
6. uaye eq pinous 10 550 jeuueu Bojeue Aq Jamod ay juaino anissaoxa 3160 ndu o siseJejs u sindur s u sindui 1ndui pesn eq few sindui ogy pasnun au sjeuBbis Boyeue g dn jndu pesn yod uonesado sdn jjnd jou pue 914 Suid SISALIP uedo suid s y OAA pejoeuuoosip s sng esneoeg 221 LOIS uod jeues Jo pue 195 se p lo l s uou 7 Ld pue 9 14 S U uod jo uondaoxe eui yM 1508 eui seop 1 se 5 sjuejuoo 5 5 pue pod eur pea uod e pea yey 5 5 awos sng y uo jenjoe eui saved eui pee v uo dojj dij eui jo indino eui seoejd eui pea e pue eujejul e SUIE jeubis 01 V dojj dij q e se si pue Y4S 4104
7. y pejueuje duii 5 annoe A j no o Bopyoyem au su Ul uo 0 jeonuep uod jeues x ldnp 510015 0015 2050 ZHINZI swz Bopyoyem eu H440 JO e pue 5 ZHINZI o jeonuepi si pue uod n x ldnp s COIS LOIS pue 016 su S AI6 Jo 0OIS Suod jenas juepuedepui ow paddinba s ZSSOX9 eu ue s c 5 pel eo s 0 1 lees se umnouqns ul jnd aq epoo 1959 s 31M J jouueo 5 1 s JIM pepeo 6161 uauM 51 eu 195 snw 37M NOOd 1514 au JuanaJd jepao 5 5 u s sawn eu L snq 9zl eui LOIS uod jenas 5208 jo sued Jes Pinoys 31M uonipuoo uay ejejs ue eq o 5 sng eua ra v NOOd ad 37M e el eum
8. cud 0 19481691 aunjdeo z 019 07141 Je o Ajuoud 1dnulul 1 z 1 einjdeo z 2104 I A8 Ajuoud 1 5 z 0 z z z ZINOd Auoud s idnulu z Zld NOILONNA JTO8WAS 857 asn 0124 21924 ELOd ZINOd Zld H84 0 L 5 9 4 19381694 1 010 0149 0 HIZINL idnu lui 19 HLO 210 ello idnu lui 219 HIZINL OWO Bey LINO Bey 1dnueju ZWO ZINO 1Iq 9 21 NOILONf 4 JTO8S8WAS 857 asn 019 HLO 219 EILO DINO HINO ZINO 0 L v 5 9 4 16908 sdiliud 90 9661 815 1 151 algeu
9. pep no d ounnos LLO 0LLO Aq sidnuejur z 1uDie eu gt e ony ayeudoidde eu T1VO1 ue ajesaueb 5 5 1dnuejur i j eui pue eui eur ol enbiun j 10 2495 Jas u sem 0 euo J Jo so jloeds ay mojaq p lre p s siu gt ay y Alana 5 eui pue pue qeu 5 oar JO 2465 1 5 5 Idnu lui eu suoneoo eui eu jeonuepi ee i Aiuoud 5 y jo sjsenbai 5 eje 5 ek UR suia n un ue beta gt o pesn luo s enjonuis Aluoud au ou me nom i dl des eu pue Y l ie be OLNI 8 5 si 5 Ajuoud puooes siu eouenbes pue SIANUQUI pue 0 LLNI pue OLNI Ra ajqeua o1nos seo nos Aq peuiuuejep
10. si eui ureJ604d H4444 01 0002 7 H444 sseuppe eui ssejun WOH suonorulsu 5 z8860X8 eu pay S usuM eun6r4 995 S l q 4p9 papuajxa yoium Aiowatu wesBoid diuo uo jo se1Aq xg 5 zGGOX8 941 A ou ey 19908 991 w014 5 eures sureuie1 UONOUN euas S 5105 1dnueju pue 3 pue 053 pareja ay NOOS 4188 OIS oi peureua NODOS 47805 SHAS SU pue 001 uoun Jenas 99 e sejo o SONE euin uolsi Auo2 Y 8 JO pe lsu 5 9 euin Dujdures ay pue 5 05 sajoAo pz SI U0ISJ8AU09 AV AV Pay NA 992 AU aq au L HOQV HAS uese d s uolsi Auo2 ue Jo nse 119 8 SUL 13934 194e peuljapun eseu jou NOOQV 845 10 Z pue 9 Apuanbasuoo pue s q 01 JO 8 J
11. 152 LXINIL smejs MSd Jojejnuunooe anes 90 9661 dOd dOd 419 ONI NON ONI NON ONI Hsnd HSNd sinou 0082 Ajayewixoidde jo euin e U9IUM uolsu lx 8 Q 89JU J0J URNOJ 15121 195 18 49 91 eu pue 05121 19584 dn e u Bullqesip 1421195 0421 195 8 1 uonei uo p Ja eosad eu LSINZI 19591 OSINZI 185 eounos se 21 950 Dunoejes SI SIYL 21 1 s spuooes 6 0 uey 1072016 seuin uj spuooes 0 Ajereuuxoadde si euin ejoKo y UOISIAIP Jajeoseid uo 10 29 LEL 9699 21 UO 16 9 pasn s Jojejioso ZHINZ USUM UOISUSIXA ZL Pagina B 5 1910008 e e NODZWL 13181694 JoNUOD 21 an4 ej66o 1 OL e 1 95 0015 tam g 6 ZHWL psa H xw 1 kan 5 ud n n sSiqgjowo 2141 ssexpeu4szi ws
12. su pue 5 eu 21 uo Bursu v 21 jeuBis ue si ay se s z IBuBIs 10 21 250 s o1nos OM 0 euo J9jeosaJd 10 peU9 IMS 1 19 91 eu 21 1 pue ZHN1 omy Jo Bunsisuoo aw 419 9 5121 Bumes Aq pejqeue s pejqeue 21 euss indu dew L ansia 520005 VIVO AHONSW VIVO AHOWBIN H0000 0 Hoo 0 Hoooo VIVO WNYSLNI va lan WNYSLNI Sualsio3u 4 719395 552 1618 H444 2618 0002 WNYSLX3 gt 9 3333 9 H4444 lluued 16008 SJojonpuooiuieg suono s ay pejou 1deoxe A eonuep uonounj pue jueseJd SHAS 15908 pJepueis 941 s e s Be uonounj feioeds 520008 SISI suoneool Iq ejqesseuppe 821 urejuoo 5445 eui jo u lxis SJe s Be e u od ejep pue 4S xoeis MSd g O0V s e s Be
13. xeu ay Buung puooes Jo pue ay 1e ndu y jo 55 SI U0ISJ8AU09 Bey SOGY J 10 pue jas s Bey 5 SAY 8U ajoA9 1sJIJ eui jo pue pesn 5 OM 1xeu eu peas passasse s Bey sn e s pue 195 Aq SI yorum doy diy e sdojj dij Jenioe s SOQV SOQV 5195 ey uononulsu eui 5 UoIUM U jo su ye 5 5 U0ISJ8AU02 au aremyos Aq pay uSuM 9 9A9 1x u y Jo eui je U0ISJ8AU09 eu pue jo pue je pez uBo9e s 20 15 Jo eu euo Je 104 e Aq euo 18 20 OQV1S 01 aq 15 je 9 e BuiAjdde Aq 5 s u0ISJ9AU09 2015 uid q o anoge se NOOQV uolsi Auo2 pue G NODAY SI 5 Jo
14. IM V GS O 348 ue Jes s VV JI VV LUISSY IHL VV 195 uo jeues eu Jo ou SI eeu pue palsanba s 1dnuajui penas ou si S eui ueuM 0 IS Aq ese eq 15 euas eui q pejoejreun s 108 uo v p pu dsns s eu s eui pue 5 SI 105 eui uo 5 eui JO poued 18S s IS M s 5 OU jeu 5 YUM H84 91215 SI 195 0 5 esneo seop Jey 5 Ajuo eu 9 90 ny 9661 SI S8JE S 015 2415509 92 Jo 92 jo euo 195 SI IS pajsonbal s dn Je u peas e 195 osje 544 19481631 e qeue dnuJejul 153 pue v3 eui ji Jes s IS Y ueuM 2 1 IS OV 1 j LdnHH3 1N IVIBIS IHL S payesoueb 4015 OU 4959 SI YA OLS Y UYM 0 OLS uonpuoo JHYLS uay LOIS pausuen JOU SI YOIYM 4015 OIS SI LOIS J Oz 941 0 SI uolllpuo5 dO S eui es uloq OLS pue WLS eur JI
15. SOqv NOOQV Aq peueis si 5 V 0 X3QV S NOOQV pejoejes s 5 eu 10 Aq 10 Ajuo Aq 195 eq ue SOqv SOqv Aq s uoisi Auo2 v ejs 8eJ 9 ensseoons aui sjojuoo 90 y 0 SI ay jo Indino ay u A eDeyo Indu su s e Je s BeJ eA sseoons e Jo sjuejuoo ay sueAuoo U9IUW surejuoo OGY vs uonewixoldde eAisseoons jo slu uu eui swous uo s enuoo T9S TGGOX8 sennenuag 15908 s Pagina B 21 gt v e 3 lt 552 ITALIAN TECHNOLOGY ifo gri bu 55 90 9661 uois19Au02 Op 4 uoneznueno Un zib gs1 b 4013 uoneznueno UA e bs br be bz b o 000 00 00 10L apog unong uejeninbg a y 66 UOISJBAUOD U8UM 921
16. 19 uonoe ou u q eq 1d LON SEU p AI 981 aq 10 1 0150 ueeq seu u v1S pue aq MOV LON pue eq snq eq LHWIS V uonoe 5 LOIS peseejei snq Ozl 40 Ul 1S0 useq aq jll pue pania9al eq Veq 5 Seu MOV 1 1 u q sey HOO MOV LON 10 VdLS ON sseuppe OV u q YOY pue eq ereg 15 ou sey UMO tjejseui se LON pue eq eq ereq 40 UONOE 1991 ON 350 peuunjai eq pue eq ereg uonoe 1VG1S ou u q seu OV u q MOV LON eleq 10 5 ON SEU M v IS UMO 3HVMQHVH LOIS 71515
17. IOANOO ZL oav 0 0 QON wY ifo gri ITALIAN TECHNOLOGY lqeu3 Lesey lqeu3 195 z asedion 0 aedon 0 ado e uB H aun dep enden UBIH e n1 de9 aint L YIH eun de 0 0 aunjdeo z1 19 11429 0901 SseiQQv Has SMYLS 5 HAS 0 EBS L IONNOO 0 ees UIPIM 0 UONEINPONN esind Jejeose1d uolleInpoN UIPIM 54 0 CIIVINCON 3514 eoeds sseippy Aioway anG uBiu NOH s oeds nea sse ppe Aiowaw ureJBoJd 479 eui Jo xg 2680 X8 eui ul Ly 4 u sesse Jppe uonouni je oeds eu gp 4 u pue 9908 au se eui s ss ippe lg pue au ere seoueieyip eui JO 15908 eui pue gSSOX8
18. SSAV pue u w q J JAV pue ALLEL LELE LL 8q U0ISJ8AU09 J JA pue 857 2 usamjag s BelloA indui 104 H000 80000 0000 00 94 IIIA ue jo nse1 10 01 851 2 1 pue J 2A Indu 104 Op 4 u uwous se 10113 uonezijuenb e sijnse pue SI eui ey seinsue eJnjonuis SIUL H 201 10 eouejsise e10 e sani SIUL 91 X G SI de 158 aui pue J JA X 6 0 si de 1544 eu JO eouelsisa1 Aq payesedas sde peoeds Ajjenba 2201 seu jeppe eu 4eppe eoueisise4 S OVO pue uoee pejoeuuoo j8JA pue A sud om pue SSAy pue 44 Ay suid Ajddns seu eu pezieeJ si OGY SMOUS Ajddns Bojeuy pue 299 4980 8 sennenuag 15908 SJOJONPUODIWAS sdiliud Rel 3 30 dI A 5 Pagina 22 bu SG 90 6nv 9661 rS 90 9661 Pagina B 23 su e s 8eH uonouny 12 4 4 lq ua idnu tul lqeu3 71 20 uoud Wa1SAS LANHHIINI pue 31ON z
19. 106 sepi oud es nd siu HOLVH3N39 40019 s dn e u euas ay Inun 5 pue 495 s IS Bey penas y p u jsuen u q seu ay pue 10 sey aye uoneunp eoeds 19 eui 5 IIW LOIS J Jsuen l lduuo2 e Jaye auop aq 514 sesodind eq osje eoeds eu snq ay 5 0 eoeds eui ABW V uo 8z u0JUoU S eui SMOUS Seoeds 15 yey Aq peuiuuejep s eoeds y pue sxieui 1s lious eui Jeu eui Aq p uluu l p vL 90 9661 SI uoneunp eui sesjnd s olA p 19 6 9IA p 1eujoue 795 uo ses nd eui peas eziuoiuou s IIIA 2160 uoneziuo1uou s 941 eui swous g 4 sesnd yoo 9 ou LOIS l q jeues e pue ay ye Ajuo 1920 si 99UIS Ieu is siy sind sng
20. ssaippe e jo uoneuluu Teuas e jo pue 5 LOIS ay 4 q pesn s 1 uonouni jeroeds NOO S TOXLNOD snieis SNG 22 SIONUOLI pue surejuoo pue eur 1 pue S348991 dois pue 5 pue ay sejqeue 47015 10 Ses nd 15 sepi oud oojq 9160 siu Buijpuey jenas 10 pue ay 2160 pue eu L SNINIL pequosep se yoolo 195 5 s ay 55 ejo o 06 sasind ITALIAN TECHNOLOGY 4 16008 sdilluq yoo indino ay Aq ayes eu pue 0096 250 021 250 Indino eAejs u SI LOIS YO 511 1 10 1 llluusue1 SI LOIS
21. 5 5 0 uoee 10 pue 9115 dn Je ul UE J0 98 pesn opoo snieis SIUL VLSIS peas eq 5 5 pue jas s jenas ay PAIA u q q M eui pue 5 5 SH 1 AI 981 5 AY ui o LOIS 10 0 99 ISNUI YAM eui Aq passaippe SHEM LOIS pazifeniui NOOLS HAVES ueuM lese eq snu IS pue 016 YLS sseJppe su sseuppe 5 LOIS 01195 15 vv 8ul LOIS lqeu o 21601 01 15 aq LSN3 eui u LOIS Jaye 10 pue x x 1 0 L x ww IS 04 VIS 5 0 1 2 v s 9 L sse ppe 29 eui H00 je eur 90 9661 puodsei jjl LOIS 495 29 857 eui JI Aq pesseuppe puodsai LOIS sseJppe aU Jaddn eu Sseippe 5 29 Hgq uqvis 0 L z v s 9 L SMOJJOJ se papeo aq 1snui NO
22. ueeq peo seu 1vais eea 1015 ou 10 JY LS ou 40 WOLS ou P AI8981 ueeq seu MOV LON ejep peo1 u q seu M V1S uonoe ou 10 ou 10 1 015 ou u q SEU MOV ueeq seu M V1S peo U Y7S Peo ueeq seu ueeq M V IS uoo 11 V 1 15 NOYHI OL SHVMQHVH LOIS visis 22 1 50115 sn v s pONW 16008 sdijiud 22 sng LOIS aos pesn vy eui yey sueeui siu Aq euin Aue ye aq few ssaippe pue SI snq Oz ssaJppe eeueb e 10 SS IPpe puodsei jou LOIS 3950 SI VV M xeu au Jaye YAS 0 o Boj e amp pejwouxoe jou LOIS e s 19 VV 3U Jl H8Z pue H89 snieis ees 1 Ul SI LOIS lIuA 1501 SI eq osje OU S s
23. 195 JOUUE9 IOqV Uorsieauoo MAU LEIS JOUUED Day et 195 SI siy elu eunno eovues dn eju Aq eq Bey eu s SI 1dn e ul 0 51 uorsienuoo ue 195 s siup idnueur OGY vNOoQv 1 uo Aq o Q p uels eq ULI uo s enuoo uo Aq oq 2 0 20 16 Aq uorsienuco jo vers eujepxe sNooav inse Jo 018 9 NOOGV anse oqv Jo uonpung loqu s 18 857 85 esaw soov 0 L e v S 9 HSO 1 4 98 e1nBi4 jo pug auod 18 1591 aw 1 gsn 18 HVS 19595 4 16008 sdilluq 09 90 9661 2 en sseoons 66 4 nn 9 5 19 68 h IMA dois Ionuoo uoneuixoiddy uonewxosddy enssooong exssooons UN
24. HOIH 8q IIIA indino su Je unoo 5581 10 51 5 0 slu luo2 J 185 SI indino 0INMd Bu puodse oo su eu ULY 197286 s s ul JO jo sjuejuoo eui LINMd OWMd JO slu luoo eui O s e unoo 8 10 BAISN OU 0 0 slunoo 10 8 5 uloq J8 un09 pue eu aui 10 eui sallddns YAUM diNM d 19 e9s id q g ue p uu p s Aouanbay eu emau pue jo ses nd sjeuueuo esau 4 ees INdino 5 surejuoo ZGGOX8 eu sindino UPIM esind 5 SIU JO sued y ur punoj ueo 5 jo uonduosep pajle ap v 01 u 5 pue suod xis iod ue se eq jou pue jou SI G jays VEP ui sonsu loeueuo O q ees G Indu speuBis pue ujoq
25. se pazijenjui Isnu NOOLS palajua ueo Jejseui ay 985 1 s l q ejep jo Jaquinu Jejseui Y u pONW 5 2 8 jeues eui jo pue peuinbai eui LI 90 9661 5 5 104 ul noi auas uoueJq pesn s YLS LS snjejs eui pejejue s unnou1dnu lui eues e ueuw 5 Aq si 1dnueijur jeues eui jun pepuedsns si eues y eouis jou 5 Boles eseu eues su ejejduuoo 10 1snui eurnoi 5 slulod esau Je s Be SIS eui ul snlels Y MOUS 5 5 195 s 1dnuey je es su pesn 5 2 se nB uonipuoo dois d 19 8 vas uBiu JON Y vas eBpejwouxov V WAS M vas ene H ss uppe SARIS 14 vis uoo s
26. puooes s sidnui lui 16208 eui 0 s oinos jdnuejur Auoud snu peores si s uluu l p 8U L ZZ 1 se OM jo euo peubisse ajqeue eouenbes euu lul Ajsnoaueynuis uoiuM JO uoee s onos 1dnuejur seu 2550 8 941 Auoud eu Jo s senbe j peo n es s 1s nb Ayoud sidnui lul ITALIAN TECHNOLOGY Ajlwe4 6208 sdiliud 299 2980 8 16208 SIOJONPUOIWOS s N 5 90 9661 vv 90 Bny 9661 ZL asedwoo z 706 inBij z gt m e 3 lt ITALIAN TECHNOLOGY 5920005 0 2 uorejduioo ogy Old iod 21 m Jane Ajuoud 1dnuejur l
27. ssejppe je eue6 eui pue sseippe 5 jou eui SI LOIS ueuM uoniu amp 0281 euninj 10 195 eq Bey vv eui 8WIS ul ye YAS eui pue 1 AI9981 e e s pessejppe JOU eui 5 LOIS S S 02 ees 51 eues 1se eui H89 5 1 pesseJppe U si LOIS ueuM 13418991 5 pesseJppe s LOIS u q 198991 AU SI LOIS u q seu uaym 105 uo asind aBpajmouyoe y Buunp p uin1 1 vqS jou e 4 s yy sul eAe s pesseuppe s LOIS u q 1418991 u SI LOIS u q seu 195 s HAVES u 09 y u q seu sseJppe eu u q seu sseJppe 195 eui uo oojo aBpajmouyoe ay
28. y seynuepi eu MEYI uolsISAuo2 5 5 9 4 eAisseoons y SI U0ISJ8AU02 jo 5 eu 1e palsa u q Inun pareada si sseoo d siu paseajo s pa sa Bulag 395 sureu e pe se Uey 1972916 s indui y si pue snoad su g0000 0000 10 10 80000 0000 11 19 1ueoyiu6r 150 x u au s as mou 260 941 sureuiei eui ueu OVGA ULY 1872916 s indui y Jl Indu eui s ejeos 2609 nd no 80000 0000 01 1 15 9 NISS9IONS AU pue jueoyiuDis 150 y sies 1541 0180 eu L ue 1u A81d ul SUJ AO ULY ssa aq axes 5 eu Aue ul jnjesn e J9p10 u 5 eq 1ndui si pue si uod jo K snoi eud eui ye ay sejo o
29. 1 LHOd JO 31IVNH311V 2060006 2 1HOd JO NOLLONNI 31VNH311v 0 LHOd 31VNH31Tv SR 88 8 se se 38 28 a ND 3 5 lt lt gt z z 3 a al sla a 3 LINO OLO er ev ov ee ee ze ee se ve ee fee s oe ee se zl 135 SHSWO OHSINO 1107010 Sd OX ld 04 A pr 92 71 7 L i L 2 s eden a fol Ly H1 viviS zd sv sz I siviced 9 2 i Nasa 2 vasizia A Suaisio3u 7 er zz 105 914 NOI L O313S hari gt SHOL ANSIA 3uniavo 1808 Sna va er 12 HOL VHVdINOO 18 91 tivn 51904 d el lag er E unos Yu 3 os loz zv ia zL 9av e od 6 Z Z Savis od zs H3lHHVO Q3QV31 9ILSV Td gr 210214 L es ct SNE 1 119 8 eavie od rs lo 101001 zavizod 55 isu 1 INVH NOY 95 1 1 3809 19008 av oav o od 29 let 01 5 94 EET CHSUAV 89 21 SHSINO G td Su3iNnoo 4 38 1904021 nC HAAS 69 vuswom
30. 4 ue 10 99A pesn s 5 5 SIYL V1S S epoo SNIS e pue es s IS jenas ay u q H pue sseJppe 5 ejeJedo LOIS 40 Y eq ISNW YUM Aq S pesseuppe 51 RUN LOIS pezijeniur u q NODLS Pu 1 13449991 5 Y u se s ejeq 02 eun6i4 ees 1 o se q Jo Y ul poW ITALIAN TECHNOLOGY 16008 5 5 sd jlUd SNA Y UBYM p lluusue1 uonipuoo 1HV LS V 9160 pez uBooe 55 pez u ooe eq IM YTS UMO AIS pesseuppe JOU snq y i uonipuoo LYVLS V 55 JO YIS ou AIS 1ou o 9160 0 HQV LS J peziuBooe SseJppe
31. Pagina A 2 APP ITALIAN TECHNOLOGY ENDIC DESC grifo Philips Semiconductors ue RIZIONE COMPONENT Il DI BORDO Product specification Single chip 8 bit microcontroller 80C552 83C552 Single chip 8 bit microcontroller with 10 bit A D capture compare timer high speed outputs PWM DESCRIPTION The 80C552 83C552 hereafter generically referred to as 8XC552 Single Chip 8 Bit Microcontroller is manufactured in an advanced CMOS process and is a derivative of the 80C51 microcontroller family The 8XC552 has the same instruction set as the 80C51 Three versions of the derivative exist 83C552 8k bytes mask programmable ROM e 80C552 ROMless version of the 83C552 87C552 8k bytes EPROM described separate chapter The 8XC552 contains a non volatile 8k x 8 read only program memory 83C552 a volatile 256 x 8 read write data memory five 8 bit I O ports one 8 bit input port two 16 bit timer event counters identical to the timers of the 80C51 an additional 16 bit timer coupled to capture and compare latches a 15 source two priority level nested interrupt structure an 8 input ADC a dual DAC pulse width modulated interface two serial interfaces UART and I2C bus a watchdog timer and on chip oscillator and timing circuits For systems that require extra capability the 8XC552 can be expanded using stan
32. Oya esneoeg AG 01 AQ s Buims Indu 2 Jo Aduanbay 104211050 ue 5162 2 191 50 ue je 16 5 06 S YL uolsi Auo0 eu 5 jndui se jddns ewod Bojeue pue Bojeue OGV uoneuixoadde AIss oons 19 01 pue indur g ue jo sisisuoo Boyeue eu 552 3 uj one uBIU MOT z i UWMd JO ones 0 1 ONMd 851 asn LWMd 2 5 5 2 2 eq jouueo Jejeoseud ayy JO junoo eu peoje1 jue uno eui 59 16 diNMd 401984 UOISIAIP Jepeose d L OdINMd 851 asn l 0 D 2 v s 9 L 1948624 Aue 10 pesn jou suid 5 jjnd usnd Aq ueAup suid indino poled e unoo jue uno eu jo pue eu nun jou seop 1 Aje eipewui s jndino pojeroosse y Mau SI 10 OINMd 1945621 e ueuM Had
33. 15908 Siolonpuooluu s sdiliud Rel 3 30 N A 5 Pagina 10 bu ifo gri ITALIAN TECHNOLOGY 6L Jejsejy u sejejs pue jeuu04 771 e1nBi4 919 ees 22 Jo 91215 pouyeq e o 1515 ui 2 jequnw SII N Sig peleroossv pue jo Jequny 01 APIS 01 ase Zi apo sals f CUN Buipuodsauoo oj Hese sanunuog 1SW ioo se pue 1807 uopeniqiy 5 N sem ASW 13410 ISIN 0 10 sseippy enel 1507 4 i Un eg e 10N DIU LSIN OL 4 SSOIPPY UONIPUOO utis e papes JSUE11 AL S uolsstusue l njsseoons 90 6nv 9661 N IAJ A0 S1ojonpuooiuieg 16008 81 2 pgz 0 aBues peoje1 952 x 96 9S gt 190 6 9 gt 6 0 S29 S20 L 09 00 0 021 ax 001 05 L 096 4 521 529 0 091 92 28
34. 26 JUMPERS E E T A TE 27 JUMPERS A 2 28 JUMPERSASVIE sera 30 JUMPERS A 4 VIE Glare 31 JUMPERS 5 VIE aa 31 NOTE aaa 31 SELEZIONE MODO E ALIMENTAZIONE DELLE RESISTIVE 31 SELEZIONE DEL TIPO DI COMUNICAZIONE SERIALE 32 GPC 552 Rel 3 30 grifo ITALIAN TECHNOLOGY SELEZIONE MEMORIE 33 BACKUP i aaa 33 DESCRIZIONE SOFTWA RE 34 DESCRIZIONE HARDWARE 35 INTRODUZIONE 35 MAPPAGGIO DELLE RISORSE DI BORDO 35 MAPPAGGIO DELL IO ica 36 MAPPAGGIO DELLE MEMORIE 36 MAPPAGGIO k n ek r kes kes d ka He ao n sob da b ke e k e SE UE Ke W 37 38 MAPPAGGIO 3 C 39 4 eo a s ehe 40 DESCRIZIONE SOFTWARE DELLE PERIFERICHE DI BORDO
35. z uiu 0 JQWILL 0 uiu L 46 9 qeue 105 Ionuoo snlels jeues enas SseJppe jeues Ionuoo 0 jenas Jejjnq 0 jeues oeis ejqeue 0 161s be1 dayeosaid 5 p nunuoo jeroeds 2550 8 EL NOOZWL NOOL CONL 071 HIL OHL LHL 315 NOOIS VISIS 1V0IS HQVIS 205 3080 dS 414 LINMd 6 Hoo 90000000 9XXXXXXXX gxxxxxxxx gxxxxxxxx Hoo 8000000 Hoo 84 64 vd 84 94 z3 33 ov av av dv 04 24 53 vd 54 94 43 9 uod Auoud dn e uj ejqeue yBiy eyeq eyeq 0 9 0 inideo aunideg inideo 0 uB u uB u
36. 42 BUZZER T 42 USCITE GENERICHE JJ 2 42 LED DI ATTIVIT rea 42 DIP SWITCH DSW 43 DIREZIONALIT DELLA COMUNICAZIONE IN RS 422 485 43 SELEZIONE PULL UP DOWN SULLE LINEE DI DELLA SCHEDA 43 EEPROM SERIALE iaia 44 RAM TAMPONATA RTC SERIALE 44 lug v i e 44 Ke kK K 45 aaa 45 A D CONVERTER ii 45 TIMER COUNTER anali 45 WATCH DOG INTERNO ses s ose ac b sebe as s a6 s os 45 SCHEDE ESTERNE GPC 554 cirie iii 46 BIBLIOGRAFIA ul 50 APPENDICE A DISPOSIZIONE JUMPERS A 1 APPENDICE B DESCRIZIONE COMPONENTI DI BORDO B 1 APPENDICE C INDICE ANALITICO C 1 GPC 552 Rel 3 30 Pagina 2 ITALIAN TECHNOLOGY grifo cabaco e buy INDICE DELLE FIGURE FIGURA 1 SCHEMA A BLOCCHI saprai 5 FIGURA 2 PIANTA COMPONENII 8 FIGURA 3 CN3 CONNETTORE DI ALIMENTAZIONE
37. 552 General Purpose Controller 80C552 Philips MANUALE TECNICO Via dell Artigiano 8 6 I 40016 San Giorgio di Piano g rifo Bologna ITALY ITALIAN TECHNOLOGY E mail grifo grifo it http www grifo it http www grifo com Tel 39 051 892 052 r a FAX 39 051 893 661 GPC 552 Edizione 3 30 Rel 26 Gennaio 2000 GPC grifo sono marchi registrati della ditta grifo 552 General Purpose Controller 80C552 Philips MANUAL RCNICO CPU 80C552 87C552 80C562 87C562 da 22 1184 o da 29 4912 MHz 1 linea seriale settabile in RS 232 RS 422 485 o Current Loop Funzionamento in IDDLE MODE o POWER DOWN MODE 44 I O TTL Timer Counter da 16 bits con 4 registri di Capture e 3 di comparazione 6 uscite Set Reset legate al comparatore T2 pi 2 uscite di Toggle Watch Dog Dip Switch Buzzer 1 LED di diagnostica 1 LED di attivit 32K EPROM 32K RAM EEPROM 32K RAM EEPROM o EPROM EEPROM seriale opzionale da 512 a 2048 Bytes Orologio RTC opzionale con batteria al LITIO e 256 Bytes di RAM 2 linee di PWM da 8 bits 8 linee di A D converter da 10 Bits PC BUS 3 connettori standard di I O Abaco da 20 vie 1 connettore standard di A D Abaco da 20 vie Alimentatore da rete a bordo oppure alimentazione a bassa tensione Scheda a basso consuno per guide omega DIN 46277 1 e 3 Via dell Artigiano 8 6 H 40016 San Giorgio di Piano g rifo Bologna ITALY ITALIAN TECHNOLOGY E
38. 91660 9 d U9U 9dl 9314 21 pue WO uo U9U Lodi 108WAS 957 asw 9vdl Zvdl 0 L 2 S 9 NO2 2 1 e n deo 6 4 8 uwous eui Aq suonouny eu L pue Ajuoud es Auoud 1dnueiu z jeu 8 en614 q 4e1s1684 jeroeds 1 18 eui jo eui pesn o o 1xeu ay eu Aq eseu 5 YOIYM 95 Buunp 195 0821 eu pue Dey 19 9 941 8520005 1012 uo Bu s 0 e njdeo 0410 O NOOLO 1010 uo 0 e n deo ONLO 1 0012 ILLO uo Bu su Aq 1 1 eumdeo 1919 2 919 1119 uo Aq 1 15 INLO 21 1210 uo Buisu Aq e n deo 2410 NODIO 1219 uo z 1 15 aumdeo SNOOIO 1210 uo
39. 10 asemyos suiggg pue sui s peaaju y ueuM 5 pue suis u w q si eui 101211250 ZHIN9 Buisn uayM au Janau jsnui jo jo pasdeja euin JO poued eui peojaJ uoiuM epoo Jo suono s einoexe 1snuu esn eu pere1euo 19591 uiejs s pue 1eun aU eui 5 yey spoued eq 0 seu jeuin au eui eye1edo 90 9661 Aq eui ejqesip oi ejqissodui SI pen SI YAUM SI M3 uaym si uoneaedo JOYE JOU 841 pejoeuuoo s uid SH J eq sejo 9 g asjnd indino uoys 5141 Je 5 si asind 1939 INdINO Lous 2SGOX8 19591 uoi
40. epnjou su e s BeJ ej udiu d diyo uo pesn 51 5 je oeds gg jo 150 syueq 19161 pue 1ejunoo u e 8o d y 1deoxe s19 sIBa1 zGGOX8 eui jo urejuoo Ajuo qess ippe 1 5 jeroeds eu jeroeds 962 s uidep 1 YOEIS 8 Buipeo wy ay u eq yes eu 1508 991 eu sjoadse a qesseippe Ajuo 1 uonouny peioads eui pue ejqesseuppe 652 oi 821 sapow Buiss ippe pesseooe Aay eoeds y 1 5 jeroeds eui pue SSZ 0 821 suoneoo SIUM pue 821 Je s Be uonouny jeroeds 810 821 pue Wy 10 s l q eui NYY 10 821 Y olu 5 ejep eu L Kiowan seugnoi olAu s 1dnuejul pesn HEZ00 0 H 000 5 NOH Woy
41. pez u o9e eq IM YTS ATS passalppe ou 55 YIS uo j u ooe ou AIS JOU SNA Y p lluusue1 uonipuoo 1HV LS V 9160 O HAVES pezluooe Sseuppe pez u ooe eq IM V S AIS passalppe ou snq y iw 5 V 55 JO YIS AIS ou 9160 O HAV LS peziuDooe Sseppe paziubove aq IM YIS ATS zou Ss uppe 10 YIS jo AIS ou MOV eq l q HOW pue 1527 MOV erq IM MOV pue eq 1527 YOY eq MOV pue 1527 3HVMQHVH LOIS NIM
42. IQ 5 uoneziuoJuou s 5 jeuag snq su uo jenas jo uondnuoo sia sew 5 use eq aew ou pue 5 ejep euonoe ele eu Jo sanea 5 195 pue vqs sei sesn 221 UL 1 221 LOIS eje1 pneq se Jaw Jo asn y awes y s 10008 1 pejpueu eq 1uBiui 5 5 eu 2 sseooud au ejejduioo pen eq aHes uBIU M3 eui pajgesip aq few jo 5 rea y Buung 0 9160 ou L NODd ay 18S ue pue y 0 ajgissoduwi s 1 M3 Bul p lqeu si usum sny AuoloIpenuo2 5 5 eouis pesn eq
43. 851 ssauqqv 19599 1404 3ALLVNH3LLTV HO TOSINAS SS3HQQV 1938410 6 90 9661 90 9661 gt e en SHAS 19008 pappe 10 peyipou ale 5845 19151694 ejqeua idnuajuy 21 Z enia 0 qesseIppe SUIS me a TT s s plow snes dnu eju 0 z ejqeu3 0193 O LN3I dnuueju 19151681 21 ejqeu3 2104 dn Je u 0 z lqeu3 0 53 18 A 19 21 lqeuq IWO3 Haz mo we vos uod l dn Je u z ejqeuq 06 16 26 6 s idnuejur 21 ejqeu3 1 L p uo NOILONNI 1O8WAS Lig Had OCEL 9v nm as or Tun Tar Tun Tar eves aes 5 0193 z oa OWO3 213 H8a 0 2 y 5 9 2 ouswo zusmo euswo usno 1190 v 5845 19008 0 PAPPE eje SHAS 5835 _ 68 98 ag 38 38 80 60 va 30 5 66 96 q6 36 36 g z 1 2 Joujuoo
44. anes uonipuoo uonpuoo vas dois uo ne nB juoo sng 2 1 je2id L 701 221 221 yum 190 eoweq maosa 105914 195 e snq 221 vas i N IAJ A0 sennenuag 15908 sdiliud Rel 3 30 GPC 552 50 S 90 Sny 9661 2 nd no nduj jenas 61 anba uus lt 195 zasa I5 sy vas 2 sng Ssoippe anejs 29 x x x x x x Haoss 1VQLS qui 0 L z 5 9 1 eu eY Ul uese d 4q aU pue ul vas 0 u q IM VQLS Silq ses nd jeues sayy 91 995 YAS U oi 19 184 AU SI YUM 15 JO eui SI 058 LYA LS 01 eui USUM 105 ey uo sasind jo ay uo zasa Jeynq BIA LYA LS paylys SI jenas oojo eu 0160 eui Aq s eaHpajmouyoe ay pue 1VGIS SI LYA
45. ay 9160 UolSJ8AU09 e 5 s umop Jamod 20 si sseJBoid Mau e 9160 DAY Papinoid pelejdu oo e jo 9 HEJS OGY 10 ue Aq si 55 uoisjeAuoo OGY uv aunbi4 ses 1 jo euo sjoajas Bojeue ue pesn ale 2 L NOOQV 0 NOOQV Sila Jes s 6 dojr dijj s lo o pz 10 06 19521 eq Bey 5 SOqV eui pue 195 IOqv ZIGOX8 y 10 sajoAo pz 10 2550 8 J0J 5 OG S Jen au Aue ul HOGV 8 16 8 ue se OGY esn pue NOOGV lueoljiu6is 1se om au sasn eu 000 9 pue L NOOQV u play Y pue HOGV 1 1 uonounj eroeds ui pjay jo 8 eu 190Y 4q Aq s uols Auo3 19 01 jo pue 291 Saye 5 150
46. jou s OAY pee eq peores eq jll dn e u ON s ejs 8e 10 SI Sq y ue 195 s Bey 141 NOOGV 19181681 Z 1dn419 u eui 0 559996 Aue 10 13Y SI lo luoo au IOqv eui s idnu lui 4L 4 s u eui s dnuajui 0 P senbe oN 55 su jo Aq 1959 eq 1snui pue Aq jou e A 1010 eu ul ejo 9 eui JOU SI j9 9 72 es ale pue sinooo 5 19 91 10 1 8 ZINO pue LINO OWO 59181691 Eo MIS Araudian B d m pue 21 51220 jes ZIINO ub yo MEAD Be JIESSI e Ae JO 0 DINO 1619 011010 sieubis indui Aq yes ELLO ol 0119 1 suonipuoo eu jo Aue sel4 1 pue jo 29 50 eui Aq pue zINO 0INO 15 o pexooia 100 SI 71 21
47. uo 4eujoue SI snq eui 21601 e8pejwouxoe jou s LOIS l uA 4n290 siu ur uoge JO 5501 19410991 AU Ul 150 eq osje ejejduioo SI 1 q eus zuan eui jo uorssiusuej 19 uo ses nd xoojo jndino o LOIS 5 Jejseur LOIS pue 1501 vas sind pue e sejnueAo sng y uo snq uo se sie dde 0160 ey 9160 eui poui 1 AU 91907 NOI1VZINOHHONAS ONY 42019 1 YW jeuies Y pue SI 1 8U peoJ0J jeues TOS LOIS 19 eui SING 115 Z 195 Aq uoneunp oeds eui pue 19591 SI ees eu l lduuo2 LOIS eui 210J9q 195 eui sind 5 TOS 41 p se
48. y 5 uons uj dn Buey sng e asneo 10 a qissod aq suoneoidde sng 3H1 OL 5309 0398404 eues 6101 ay Jo pue eui Aq INOYNM 51 H80 21215 uonipuoo 15 si snq Ji u u 5 5 s ul 3IAJ8s U9IUM 5 Aq 195 SI NOOLS YLS pue 41 ees Hog pue H89 H8 V1S LS 5 5 q pa eoipui si jo 5501 ein614 ees 1 AI9981 pue Jejseui Ul 150 eq 30 5501 H314V HIASNYH 42 90 9661 Jo e pue H80 5 uonipuoo LHV1S e IM LOIS uonipuoo 4015 Aq snq ay jejseur Jeyjoue JI pereJeueb s senbe ou pue sng eui aseajal IM 1 LHV1 S pereedei e snq U UO Uol lpu09 HvIS pajeedei e sjoajep LOIS eui JI y uloq fau eouis 1ejseu 1 150 jou si uoneuque s1n990 514 12 ees uonipuoo 1HVLS pereeda
49. 18 8 1 sng 980 T9G TGGOX8 15008 8v 90 9661 s ndu ogy 14613 oun ygu uo pue 2 yew uo 19591 pue Z JWI pea Aiowaw ejep indui saw indui 0 1 1dnjejur 01 1 uod nd no jenas 1 uod indu Sesseooe pesn sse ppe 2 1 uod jenas Dal uod jeues 5 1959 ZL z 1 1 10 speubis Indu pesn snq 5 1 pio Jamo NOILONNI 31VNH311V 299 4980 8 1408 SHOd 701 1 1 sennenuag 15908 si Rel 3 30 dI A 5 Pagina 20 bu ifo gri ITALIAN TECHNOLOGY 90 9661 jonuo 7 6 e nB 4 2 zoqv
50. diyo uo s 10 eui juo 8U SI 1959 T0AWAS J8U 8UM JO U SI 2550 8 JO peeds 5 eroeds JO slu luo2 eur uonnoexe 5 indino sud pod eroeds pue Ra a Joss uo aw Ni pan 5 ey 1618 5 1ejunoo y u UA diyo uo y suorjouny s z uj 5141 p ddols 5 101211050 Em 1000 5 diyo uo ay ay ul p 1 lu 2 0 t e 5 9 4 s sp ewdn Bu sseooe 10 uo suedxe au 0 4 y 1se paddeliano sng WeBoud 5 105599044 eq L NODd 5105 Fey uononulsu eu epojy 0140d 2 uod 2 UO p 5 1304 T3 TIVuvd pue
51. euo spuods a1109 v sod zGSOX8 enbiun y jo saying pue uoie ZE einBi4 uod Indu ue se pesn eq od pue z suod jo yey jenbe 51 uod jo Jejered uod jo suonouni jeuonippe eui jo 15208 ui se 5 0 suod p o1 0 indino ue pue indui ue 01 519451691 uogouny jeroeds yore jo sisisuoo uod suod 8 xis seu 2669 8 SUL eunjonas uod 298 268 0X8 15908 SJ0 ONPUOIWIS 5 Pagina 19 gt v e 3 lt 552 ITALIAN TECHNOLOGY ifo gri bus An no o 1nduj Boleuv 90 9661 pe anba sng eui 4 e e i e puni Aiddns 08 01 L90V soqv oav 2007 00 ooav Davis sayng 19 8 sindino payejnpow UPIM asing jo jeuonoun 58 anba Je unoo 18 8 p
52. jo sjusjuoo SMOUY J ejnduuoo 910105 UL s 5 dnue ui ue pue 5 eunjdeo lueA 81 au QUI pe doo 21 JO slu luoo au 511990 ue 1 1 ainjdeo e pue 21 aq ueo SjuoAo eui surd au jo euo uo Duisu jo eui pejueseJde si usuM 51 15 e n deo Bu sn Bu unseoyw JO p 4 au jo pue ay je paunjdeo 21 JO Sjuejuoo eu pe oe ep s e ueuM Jo 1415 pajdures eu o Buisu Jeu e uo 10 e uo inideo sindui 6 ees NOOO 181SI6 1 eunjdeo eui Buisn sindui se aq ueo sindui eseu pe nbe jou si J uonouny eads 1dnui lu 21 u dn eju 9U uod paseys speubis Indu eseu 1819 40 1219 IL
53. payiys Bulag si erep 1VGIS JO ASN 18 SI PABI jo 154 Y u q seu e Jaye pue ASN S 1541 e o1 1uBu pe jIUS S M SI 1 016 u q 1sn seu 10 eq jenas e surejuoo uonouny eroeds 0 8 siu lVQ S uaisio3g IIHS pe senbe s 1dnuejui pue 195 s q ejeudoudde ay punoj 51 nbe ue j H00 ssaJppe eui 119 8 1514 ay ose HAVES u 150 sseuppe YIM SseJppe ALIS p AI 981 y sereduioo au L HOLVEVANOO H00 sseuppe qeu o pesn SI 99 857 8ul 10 5 e se puodsai JIM LOIS U9IUM 19 jueoyiuDis sow 5 1Iq papeo e s Be uonouny je 9eds 1Iq g siu HQV S 10 221 s pue 24 0 SI ay J snu QA jou op s nd no gt 19A je 1841 510 51
54. s Bey OLS ul 18AI9981 eui o SAYONMS pue seu 3015 se LOIS eui snq 921 SI uonipuoo 401 OU eseo SIU U UE 19 0991 195 aq OLS OLS LOIS eui sng eui uo S 4016 snq 221 aui o1 5 uonipuoo 4015 SI LOIS SIUM 19S SI 14 OLS Ul ueuM u bn OLS 914 4015 IHL OLS eq uonipuoo 1HVIS 10 8 9S61 SI YLS U9UM 2 0 VIS 5 pesseuppe SI LOIS ueuw 195 eq osje 1 aw Aue 195 eq 15 uonipuoo 1HVIS LOIS 10 s l q aow 10 euo pue u s LOIS lIUA 195 SI YLS JI leuas eui jo poued oojo jo e Jaye uonipuoo 1 165 pue sng eui 89 YAUM UORIPUOO 4015 e 10 SIEM LOIS U9U JOU SI Y j 8914 SI SNA Y J UONIPUOI 1HVLS 8 pue sng 221 eui 10 eui syoayo LOIS 9
55. uonipuoo 4015 19591 OLS eq jll 4015 1HVLS pereedeg IM MOV l q Aq 4018 19591 eq Bey OLS eq ji UOMIPUOO 4015 eq 1 5 119 MOV aq ese eq OLS pepiwusuel eq 18 Aq 4015 19591 eq OLS eq UONIPUCD 4015 eq LYVLS pereedeg MOV eq DIH LSIN 01 eq LOIS 99 A V1S Sy MOV AA V1S LOIS A8 NOLLOV LX3N 90 9661 1 OL 3SNOdS3H SYVMLIOS NOILVOTIddV o E ON 10 IS 40 LVOLS ON Ul 150 UOREMIQNY 1 015 ou 10 1 015 ou Jo uonoe 1 016 seu MOV LON 10 sey 1 016 eq uono 1015 ou 40 1WQ1S ou 10 uonoe IVQIS ou u q seu MOV
56. Buisu Aq 1 15 e n deo 919 9NOOLO 1210 uo 1 15 endeo 2 002190 LdNYYALNIAYNLdVD JOSWAS 857 asn 0449 INLO 1419 INLO NO919 0 5 9 Z eoe d y Jaye s jo o om eu Bu jjod Aq 10 2 eui Aq v ps pue es peuueos ZINO pue LINO 2 2160 ayy Aq peuueos e Jo 95 195 5 ZINO pue LINO 0INO 95 peal s e s 8e eouis 1619 10 210 UO UOINSUEI jo o euo paziubooa eq IIM LO 40 10 19 1 e sey esau Jl ay Buunp s senbe idnuajui 9 4 15908 sdiliud Rel 3 30 N A 5 Pagina B 6 bu ifo gri ITALIAN TECHNOLOGY 1VGIS 99J109 8U uj SI I AI 981 eu U0J 8J IQJ8 150 JO jue e u snu sng ay uo uese d 152 eui surejuoo S M LS peljluS Bulag si sng ay uo
57. s eBpejwouyoe 10u 152 jo pue aui Jy 152 UU Jeuio s l q Jaye ue suunjaJ eu aui 5 8U lep eui 5 ue U9U ALIS Jejseui eui Aq s sseuppe anejs au 15 OU 1919981 JejjuisueJ 5 yore ue 5 8U s l q JO jequinu SMOJJOJ 1X N SseJppe eui SI Aq 15 Y 1 AI 981 0 e JojsueJ snq uo lqissod s1 jsue Jo 5944 UONDAJIP eui JO 5 ay uo Buipuadag eui uo peusijduioooe s JejsueJ ejep MOY SMOUS LL e nB j pue 0 umoys si snq 221 eord v jenas YOS L Ld 105 9 Ld SUId iod Ogl o S N LOIS 2 1 sseuppe anejs LOIS pue LOIS LS 19151601 sniels LOIS VIS 5 uelsI6 LOIS NOOLS s181sI5 Uonouny eds y 0
58. ureJp uado Jo SISUO9 5 5 nd no 941 no spo ed 950 eeu U8U 5 pue p 950 ay paziuosyouAs speubis induj se s 9160 Indu eui A0 g uey 1 indui au J 0 se si jaaa ndu su AG uey ssa SI Indu ay Indu Oz indu 539 15 ay sequosep 1x9 pue s SNG 221 diyo uo SMOUS 2 uone1edo pue LOIS 19JSue1 Y u sse ppe 98 8p pue Y LOIS u 150 51 uoneniqre j SI 2915509 e Jey os s eJojeq 881 s eui eui SNG Y 0 S USIM palsenbal s 1dnu lu ue SI 5 55 JO euo J sseppe au pue 55 S 10 5400 LOIS Y ul 5 pu
59. 0 emdeozi ene 1 0015 0Sd 02 1015 Auoud 9 1 LOIS 154 S Odl O 0018 ogy avd 90 amp pasnun 2081 J 1dnuJeju pewag NOILONNI 108WAS o 0 0 1dnuejur 857 asn HO193A 3WVN 3S5unos 0Xd Old 154 jdnujeju 6 AQEL 0 i 2 5 9 Toia ziedi 10151604 ejqeua T g adeo 21 pelgeua s dn Je u eu vay S ajqeua eu J pue pajqes p S 1dnu lu eui 0 S 19 ejqeue eu seseo ools sezoons CL 1dnuejut 0 1 5 1 21 lqeu3 0103 21 idnu ui 5 21 ejqeu3 1dnui lu 1 5 ende z ejqeu3 2103 z 1dnui lul 5 z ejqeu3 103 e n deo 21 0 JoyesedwWoD ONDI z ejqeu3 z z
60. Collega a Vdc il pin 5 di CN 5 Collegano la circuiteria di terminazione e di forzatura alla linea di comunicazione seriale in RS 422 485 Seleziona il segnale da collegare al pin INTO della CPU Gestisce l abilitazione hardware del WATCH DOG J13 5 Seleziona direzionalit e modalit di attivazione della linea seriale in RS 422 485 J14 3 Tripl Seleziona la configurazione per il funzionamento in BASIC o in ASSEMBLER della scheda J15 2 Configura la circuiteria di back up per RAM e J21 2 Abilita la ricezione della seriale primaria in RS232 Abilita utilizzo di mappaggi di memoria speciali per usi futuri Gestisce l alimentazione delle reti resistive utilizzate dai PORT 4 e 1 della CPU e dai PORT A B e C dell 82C55 FIGURA 16 TABELLA RIASSUNTIVA JUMPERS GPC 552 Rel 3 30 Pagina 27 JUMPERS 2 VIE JUMPERS CONNESSIONE UTILIZZO DEF Definisce un size di 32 KBytes su IC 15 grifo ITALIAN TECHNOLOGY connesso pos connesso pos Definisce un size di 16 KBytes su IC 15 connesso pos Definisce un size di 8 KBytes su IC 15 connesso pos Definisce un size di 32 KBytes su IC 13 connesso pos Definisce un size di 16 KBytes su IC 13 connesso pos Definisce un size di 24 KBytes su IC 13 Abilita la lettura codice dalla interna tagliare la pista nel lato saldature non connesso connesso Abilita la lettura codice dalla ROM esterna non connesso pos 1 Resis
61. Marchi Registrati GPC grifo sono marchi registrati della grifo Altre marche o nomi di prodotti sono marchi registrati dei rispettivi proprietari ITALIAN TECHNOLOGY grifo INDICE GENERALE INTRODUZIONE t 1 VERSIONE SCHEDA c 1 CARATTERISTICHE GENERALI 2 PROCESSORE DI BORDO 3 DISPOSITIVI DI CLOCK ire 3 ALIMENTAZIONE DI BORDO 3 COMUNICAZIONE SERIALE 4 DISPOSITIVI DI MEMORIA 4 DISPOSITIVI PERIFERICI DI BORDO 6 LOGICA DICONTROLLO uil 7 TASTO DI RESET siae 7 SPECIFICHE TECNICHE nina 9 CARATTERISTICHE GENERALI 9 CARATTERISTICHE FISICHE 9 CARATTERISTICHE ELETTRICHE
62. SN S eq 1514 0 1u6u SI 1 015 195 SI IS Buoj se 5 AVGLS 195 s Bey idnuajui jenas ay pue 5 SI LOIS 511220 sjy l q e 5 JO 550204 y Jou Y HdS 19 8 SIUI 0 pue peal ued 8ul u q 151 sey uoiuM e1Aq JO aq jo SulE U09 JVC LS u r uo 01 0 9160 pue 221 eui uo spuodsauoo HAY LS v uonipuoo 5 e Jaye snq y IQ SJIJ 9U 0 y q 150 9U L s es w eu o H00 sseppe y 495 s 1 IS 13291 9U J pue sseippe 5 S J8 J0J U090J9ILJ Y papeo eq 1snui S IQ 5 ISOUI au y ul Jejseui e ui SI LOIS SIU JO sjuejuoo eu LOIS Aq Jou YAY LS HAS elqesseuppe 414 8 514 pue peai 941 HGVIS sse1ppy suono s BuIwolloj eu
63. u 5 si eoeds eui u Buiddewi pue Hulsseppy 5 5 jeuonippe pue pejsi SHAS 96 941 Aq uo Se q 992 WOH 38 Seu 19008 yons se pue se Ajisea se pesseooe ul se eures SI ZGGOX8 jo eu 0 Way SHAS eui eoeds ssaippe uoneziuebio 14 pls 1 syueq JejsiBeJ IQ 8 ay pue Je unoo ure 6o d 10 81 5 v 992 0 821 S eoeds Y4S eu Ly 2216 ses 7 u e qesseippe JOU NOOd o UMOp J8M0d pue 2 1516 IonuoO Jamod Lp einbi4 9gz uidep 981S eu yoels 14 8 eui Buipeo I dn jnd 5 ay Aq a9eds ssaippe u aq ueo lt eui Buunp s y 821 00000XX0 i NOOd 10 antea xoeis H4Z 0 HOZ WYH jo
64. ueuw 51 5 8U JO ay YILA ggz 5 8 4 SUIS MOT 40 1uejsuoo jndino j sjeuueuo 20 19449 WMd Ag 012 8 S Aouenbay 250 1v ZHIN9L 9SOJ zHyp Lg 01 ZHEZ Jo Aouanbay e se siu seg 2 950 s sindino 8U ye Md Aou nb u ay sindino NMd JejJnq o pesn eq 5 Ajddns Bojeue uj ejeunooe aq 1ndino Bunins 1 eui j Jayijdure Buisn snu sindino INMd au uo eo jdde siy u Ova Ienp se eq osje sindino aUL Jo slu luoo ay O eq 10 0 eui JO peeds OQ ol pesn sindino parayng 952 1 0 51 u eq pue L 910 su u s eu LINMd 9 90 9661 51915169 eu JO 51 ay Aq SI
65. 0 oL eo nos ue peo Buea e ay sesneo eui zey paou aq Pinoys 3 s 99 SO uoiuw Aouanbay je s o ZHINZ 18 4918 J0J sesojo WS 5 paje syoo ejep pa dures e au esneoeg HLON ZHINZI 851 10 9 6 gt SH 4ds 99 50 SWIYOY 0 SO1VNVA so Sy 4exejdniniw 3 prope a N ug PNug D i doo ee ee T9G TGGOX8 1908 SJOJONPUODIWAS DQV 25 90 9661 0 451 2 5 4 10 s 851 2 1 91 o 492 10 indino s 00 0000 0000 UN Joxeseduwoo gt JIN zu 851 e_ o u E pee 8 fpes a ku se o ec mee 9607 Ionuoo IHXZ HEZ0L vopewxosddy uogewxosddy depooeq eio eNsseoons ss Roe 0 gt zx Ow m
66. 1 aul 195 Inun uoneing uogeing 2245 195 vas anba SI UOITEMIGUY eui vas LOIS Aq peniusue seu eouo Meu au yqS geq 1xeu J0J JOU IM LOIS u q seu lu uno y Inun 5 1 u SI LOIS Y LOIS pue 50 72 penop ejep eSllu pi 195 vas 8 Pagina B 9 gt e 3 lt 552 ITALIAN TECHNOLOGY ifo gri 2 1 015 Aq 13418991 U9 IMS LOIS lels uonipuoo 5 e u SI snlels JO 10 u ye eq uonoe ayeudoidde 1 vv pa qeue eui JI 10 H8 H89 osje pue 10 10 HOZ H8 eeu ejqissod 1515 Ul 5 jo pue Jas s IS Bey dn Je
67. 2 Pagina 23 gt RE en 3 lt 552 grifo ITALIAN TECHNOLOGY INTERFACCIAMENTO DEGLI I O CON IL CAMPO AI fine di evitare eventuali problemi di collegamento della scheda con tutta l elettronica del campo a cui la GPC 552 si deve interfacciare si devono seguire le informazioni riportate nei precedenti paragrafi e le relative figure che illustrano le modalit interne di connessione Per tutti i segnali che riguardano la comunicazione seriale con i protocolli RS 232 RS 422 485 o Current Loop fare riferimento alle specifiche standard di ognuno di questi protocolli Tutti i segnali a livello TTL devono essere collegati a linee dello stesso tipo riferite alla massa digitale della scheda Il livello OV corrisponde allo stato logico 0 mentre il livello 5V corrisponde allo stato logico 1 I segnali d ingresso alla sezione A D devono essere collegati a segnali analogici a bassa impedenza che rispettino il range di variazione ammesso che pu essere 0 2 49 Vcc 0 5 0 20 mA seconda della configurazione Per maggiori informazioni si veda paragrafo A D CONVERTER TASTO DI RESET Con il tasto P1 presente sulla GPC 552 si ha la possibilit di attivare la linea di RESET della scheda Una volta premuto il tasto P1 la scheda riprende l esecuzione del programma in EPROM partendo da una condizione di azzeramento generale La funzione principale di questo tasto quella di
68. 9 990V roqv zoav 054 jeuueyo papajas SOV pue 00 u uw eq ONOOQV uo ueo eu 0 indui 01 Sd 0 uod LHOWY y jo euo sio l s sseippe 5 Indu zudvv _ 195 51 SOQV 240 99 QY 1951 0 pepusu u oos s ing papers eures uy V MAU e OU aures TE 185 SI 500 BJM Aq pasee 51007 JI O IOQV Seinbei MAL E 0 UoISISAU0O 0 10 s umnb uotsi Auo2 mau jo 2 0 1 P wo0lq si uoisioAuo2 mau OGY 0 e jou DAY 0 0 sneis soav 190V SI 10 SOqV Jeuye P LLIS eq uorsienuoo MU V 19591 oq Iouueo SOqy 195 seu Jaye 1852 SI SOQV uotsi Auoo ay jo uo s S 80615 Jey 20915 reubis q 10 Aq 185 eq uorsieAuoo qv ue SUEIS SIU sniels pue OAY soav Nooav
69. FIGURA 17 TABELLA JUMPERS A 2 VIE 28 FIGURA 18 DISPOSIZIONE JUMPERS 29 FIGURA 19 TABELLA JUMPERS A VIE 30 FIGURA 20 TABELLA JUMPERS A 4 VIE 31 FIGURA 21 TABELLA JUMPERS A 5 VIE 31 FIGURA 22 TABELLA DI SELEZIONE MEMORIE 33 FIGURA 23 TABELLA INDIRIZZAMENTO O 36 FIGURA 24 MAPPAGGIO DELLE MEMORIE IN MODO 1 37 FIGURA 25 MAPPAGGIO DELLE MEMORIE IN MODO 2 38 FIGURA 26 MAPPAGGIO DELLE MEMORIE IN MODO 3 39 FIGURA 27 MAPPAGGIO DELLE MEMORIE IN MODO 4 40 FIGURA 28 FOTO DELLA SCHEDA 5 535545655 sesso oa eee eoo SP FE ue Q A HWD KES re e U VE E60 41 FIGURA
70. Std Y s jou op ew 0 s 21 550 avanos ZL 0 yo porey 21 0 0 u s yuodo p8199l8S epoiw OSINZL 15 021 s 2 8 Lino m s 109108 z 05471 ONOOZL 5 1 LNOOSOZAL u 5 1NI anoo g eo nos 45019 qesel eum 9010 I T ruag eoJnos r anos 1 o ZL mm opero me za se pops uere aidim 0421 o IdeL E NOOZWL d Bey 21 NOOZNL 1 uo Bu s e q 21 gt 1 es SI UBYM lqeu 1952 21 GNOOZWL 1oejes 21 05121 9 NOOZINL e 9ejes 9 21 JOWLL 15151 3 T NOILONNS TOANAS Y euo 857 asn Ra 05 21 15021 0421 O 2L 05121 15121 ANI 10 10 1019 0 2 5 9 4 295 2452 8 19908 299 29 0 8 9208 SJOJONPUODIWAS sdiliud 5 TECHNOLOGY ITALIAN TECHNOLOGY ifo gri 2
71. T 39591 158 N3avo1 12910 d dI mi 19 8 TM 21 050 n Z9S 2SSOX9 Awe 15908 5 Pagina B 7 gt e 3 lt 552 ITALIAN TECHNOLOGY ifo gri 2 g 90 9661 xoig ues sng 221 721 e nB 4 N 7 8 visis Z snes 8 Sid me 0215 euas T 105 819 703 gt 5 g 9 501 204 Neri amp 5 gt 5 Y sov gt uus E indu soyeredwiog 7 Esse uti 1 E Zid tei ssoippy us TT T777 K WA 8 29S 2GS0X8 Apure 16208 SJOJONPUODIWAS sdiliud 90 9661 sng eur uo 711 ues P4 s peoyues sidnu lu jIUM BUI eubis 19 wd
72. UA SNQ Ajuo LOIS 941 uq aBpajmouyoe ue ssaippe ue jo jeues suonisod jo ay u uonisod ue ye jueseud s uoripuoo 4015 10 LUVIS sunooo Joa SNQ v sng su ejqo d dn Buey SI SION eues euuou pue SI 17 15 Injsseoons e Jaye s lels eseo ul e oqe pequosep se uonoe y LOIS Palind pelon sqo si vas SI e 10 511000 sseooe SNA peoJoj J JejsueJ ees eui pue s 91215 si uonipuoo LYWLS euuou e VOS ueuM 195 eui uo ses nd jeuonippe ow uonpuoo 18165 ereJeueb o LOIS 941 s 021 eui Pelind s eur vas eu aq uonpuoo LYYLS ou 1nq Jas s vi S ueuw ses nd LOIS 995 19 eui uo ses nd jeuonippe Aq Panjos eq
73. diuo sayjo y sjuejuoo senes au oj 5 45 1dnuejui pue sod 5 19110 eui swoje 14 Pu OqV pue 21 19591 pue au sezeeuj pue ejpj uononpaJ oe jo 5 OM seu ZSGOX8 941 9160 pue qileduuoo 111 prepuejs Duisn papuedxa aq ued eui Ajjiqedeo yey 5 545 104 pue diyo uo pue sng pue 4 euas lenp e gay indui g ue dn e u p ls u Jenej j o d ow e 5 pue eunideo pejdnoo 19 91 Ieuonippe 15908 99 jo si uin eui o 5 Juana WUR 9 OM Lod 8 euo pue suod 19 8 Lep 8 x 952 e 8 x 4g ln loAuou surejuoo ZGGOXB SUL 259068 OU JO U0ISJ8 Sse NOH 265008 WV sel4q 992 NOtid3 2550 8 WV Seq 992 WOH aiqewwre
74. e 1ejseu Jeujoue Ji 5 esto eroeds v sepoui 194 920 1 10 Jejseu ui eq Hv 5 pareada 1 18 pereedeg eu s e Duunp yeu seseo jeroeds eu lpueu seu LOIS 94 jeroeds 5 SUO jou SI 4015 19 pue vas eu are NOD 15 19410 ou Bey OLS eui 19 2 0 pue pauyap JOU Jejue o LOIS sesneo s u aq 1 IS pue 195 eq OLS ona 19 0991 0 105 SI IS 54990 snq U YM speuis LOIS eui SQIn SIp osje snq v eBpejwouyoe ue 10 Vp ssaJppe ue ay suonisod jebal yons jo yewo y u uonisod ue sunooo 3015 10 HVIS pasneo SI SNA v LOIS ue sey snq E jeu epoo sniels 141 H00 VISIS SI LOI
75. peo NOOIS OL 1VOLS NOHI OL 3SNOdS3H 405 NOILVOTIddV uonoe 170115 ON 10 UONOE 1018 ON 10 1 18 ON 0 0 0 oss ws NOSIS OL 1VOLS WOHJ OL 3SNOdS3H 405 40 015 ON ueeq sey MOV u q seu Y y7S se 75 ueeq Seu MOV u q seu H V1TS LOIS 2 21 3HL SNLVLS Jayiwisues 9 GEL J0 O3H A1S 15 1 u q sey 481 pereedei 40 dOLS V LOIS 71515 5 3009 3HLJOShivis SNLWLS 9 15908 SJOJONPUODIWIAS sdiliud Pagina B 15 gt e 3 lt 552 ITALIAN TECHNOLOGY ifo gri bus 62 90 ny 9661 uo ana Aq p sne2 uononnsqo sng 62 4 s 21215 5 e pues o du e je jnjsseoons g vas 2 peg e pues 4 Injss oonsun 1 uompuog ueis 195 eui vas Beji vis sng sng e sseooy paoso4 zz enDi4 uoj lpuo9 wes qos eui vas
76. u e Bep e zu pi jai Bingo A zol pan s ndu M3 241 195 Ajuo 8ul 15 qd Aq palajua s umop Jamod au 5 SI 101211050 apo UMOp J8M0d aui siejue ZGGIX8 991 ueuM LOIS 00IS EL 0 ejpi uj 55 ul 20Y uB u sindino LINMd pue p lqesip 5 ay 5 ZSSOX8 uonouny 5 u 1 UMop Jamod y pue 2550 8 941 Sapo eui eq sAemje eu pue Ay J9JAV Ji aBUEI sjy aq ueo 5 19 01 u ul Ap 01 AZ s Indu j pue jeJAy Indu eui pue 0 199dse1 ni eq pinous
77. uiejgod y uoneziuouou s JO 1no 5 Sng eui uo eai ep Aq pe on sqo si vas eui sng 19 eui si yey Aq eq uu qoid y sinooo SIU ueuM jo ed siy eAjose1 jouueo LOIS eui pue lqissod 5 jeues ou sng ay uo p lonulsqo s 125 eui j e24nos ue q 15 20 yas s nooo dn Buey snq 9zl uv VOS 195 NO 13 31 MO V 9319081580 SNG Del ifo gri aunBi4 ees Aq si OLS 941 uonipuoo 1 15 age SI pue p AI9281 SEM uo se LOIS U si UOINIPUOO 4015 ON 185 15 s WLS eui ajiym Bey OLS au SIUL lqissod si eut 01 sseooe e U3U jo junoure 9 qeuoseai paulejgo 10 s 559926 snq pue 195 SI YLS ay Ajayjuyepul s els sng Ozi eu dOLS 10 H v1 5 e ue j 7105 pue yas 5 Are odu e BJO snq y jo Aq pesneo few
78. 29 SCHEMA DELLE POSSIBILI ESPANSIONI 51 FIGURA A1 DISPOSIZIONE JUMPERS PER COMUNICAZIONE SERIALE A 1 FIGURA A2 DISPOSIZIONE JUMPERS PER SELEZIONE MEMORIE A 2 grifo ITALIAN TECHNOLOGY GPC 552 Rel 3 30 Pagina 4 INTRODUZIONE L uso di questa scheda rivolto IN VIA ESCLUSIVA a personale specializzato Scopo di questo manuale la trasmissione delle informazioni necessarie all uso competente e sicuro del prodotto Esse sono il frutto di un elaborazione continua e sistematica di dati e prove tecniche registrate e validate dal Costruttore in attuazione alle procedure interne di sicurezza e qualit dell informazione I dati di seguito riportati sono destinati IN VIA ESCLUSIVA ad un utenza specializzata in grado di interagire con il prodotto in condizioni di sicurezza per le persone per la macchina e per l ambiente interpretando un elementare diagnostica dei guasti e delle condizioni di funzionamento anomale e compiendo semplici operazioni di verifica funzionale nel pieno rispetto delle norme di sicurezza e salute vigenti Le informazioni riguardanti installazione montaggio smontaggio manutenzione aggiustaggio riparazione ed installazione di eventuali accessori dispositivi ed attrez
79. 30 Pagina 35 grifo ITALIAN TECHNOLOGY MAPPAGGIO DELL I O Come detto precedentemente per l I O si sono utilizzati gli ultimi 8 indirizzi 6 utilizzati 2 riservati per future espansioni dei 64K Bytes massimi di indirizzamento utilizzabili Naturalmete in corrispondenza degli indirizzi usati per i dispositivi di I O non possibile gestire alcun dispositivo di memoria infatti la logica di controllo seleziona sempre solo un dispositivo in modo da eliminare ogni tipo di conflitttualit Viene di seguito riportato l indirizzamento delle periferiche di bordo escluse quelle interne alla CPU per maggior chiarezza si riporta il nome del registro il suo indirizzo il tipo di accesso ed una breve descrizione del loro significato ALIMEN R W Registro di selezione modo e REU EPUL 1 ntazione delle resistiv RESISTIVE Ku D LE DIREZ Registro di direzi dri DRIVER DIR FFFCH R W n w gestione direzione driver per RS 422 485 i OUT Registro di gestione delle 4 uscite DSWI FFFDH M Registro di lettura del DSWI di lettura del DSW1 FIGURA Z3 TABELLA INDIRIZZAMENTO I O Per quanto riguarda la descrizione del significato dei registri qui sopra riportati si faccia riferimento al capitolo sucessivo DESCRIZIONE SOFTWARE DELLE PERIFERICHE DI BORDO MAPPAGGIO DELLE MEMORIE Per quanto riguarda il mappaggio delle memorie la scheda pu essere configurata in 4 modi Di
80. Dopo una fase di Reset o di power on il PPI 82C55 viene settato in modo 0 con tutti i port settati in input PWM Fare riferimento all apposita documentazione tecnica dell appendice B UART Fare riferimento all apposita documentazione tecnica dell appendice B AID CONVERTER Fare riferimento all apposita documentazione tecnica dell appendice B TIMER COUNTER Fare riferimento all apposita documentazione tecnica dell appendice B WATCH DOG INTERNO Fare riferimento all apposita documentazione tecnica dell appendice B GPC 552 Rel 3 30 Pagina 45 grifo ITALIAN TECHNOLOGY SCHEDE ESTERNE PER 552 La scheda GPC 552 si interfaccia a buona parte dei moduli della serie BLOCK e di interfaccia utente A titolo di esempio ne riportiamo un elenco con una breve descrizione delle carratteristiche di massima per maggiori informazioni richiedere la documentazione specifica OBI 01 OBI 02 Opto BLOCK Input NPN PNP Interfaccia per 16 input optoisolati e visualizzati tipo NPN PNP connettore a morsettiera connettore normalizzato ABACO di I O a 20 vie sezione alimentatrice attacco rapido per guide DIN 46277 1e3 OBI 8 OBI PS Opto BLOCK Input NPN PNP Interfaccia per 8 input optoisolati e visualizzati tipo NPN PNP connettore a morsettiera connettore normalizzato di I O a 20 vie sezione alimentatrice attacco rapido per guide DI
81. Jelulod erea juod xpeis Su31NIOd SYILSIDIY OLL3INH LIHV NOD ees S1HOd IVIHIS 6208 H9IH uod uod erep uod uod Sepo y pue sn1e1S 298 288 0X8 15908 sJojonpuooiuueg 5 N 5 gs 90 9661 45 go 9661 Rel 3 30 ITALIAN TECHNOLOGY dI A 5 eeg jo pue anba SseJppy 9 51 uonoun3a jeroeds Zp 4 sesseippy 9b Buiss ippv pue 1 1 1ojutoq oeis Buisseippy 190410 04 e ze ee ve se ge 28 o NOOL es vs L OL O3 041 dal s 4 06 16 Bussesppy 49181504 O 905 86 ve 86 55 ae
82. L 261 58 59 LE 0 vec 75 42 L 992 0 959 oo oo oooo 90 9661 tc o 2 91921 pue 45 791 enBi4 Aq p peo1 ulus e vas uo e MOV pue 1 015 u Buys 2 ivars 1 4058 4058 uus 1 015 5 8 XOV uus 195 Z99 Z999X8 A 19208 Siolonpuooluu s Pagina B 11 gt e 3 lt 552 r4 90 ny 9661 02 90 9661 Rel 3 30 5 s le S pue 4 61 NGA PON 13413994 19 Y pue 781 9 9148 996 sng O 941 o reis pouyaq ol spuods uoO YLS LS ul Jequ nN SIUL ITALIAN TECHNOLOGY dI A 5 N syg eBpejmouyoy papossy pue eq jo Jaquunn v 6p lwouyov p leloossv pue soi jo SS epon ul sereis IL Bupuodsauiog oj se pessoippy pue LSN se 1501 ATA 1SW 19910 se posseippy pue 1501 10N 51 EIEG 18811 ifo
83. OLS Bej vis yow 8 s 15908 5491591 2 suonipuo 1491 pejeedeg 712 4 82 90 9661 Rel 3 30 dI A 5 LUVIS spuos 40410 jesei s OLS ATS 5 jou O SI LOIS pue p se l s snq eui saseo u ATS 10 LSW ui eui 10 LOIS 1 NOLLOV LX3N 299 2980 8 eris pauyapun Ja ua o LOIS sesneo 1n920 os e ued HOO le1S uonipuoo 4018 J0 1HVLS ue anp pejoejos VOLS 20 sng 0 18 uon NOOLS ON 1741 ON l ls ON LOIS visis NOSIS OL 17415 NOHI OL 3009 3SNOdS3ti 3HVMLJOS NOILVOI1ddV IHL 30 SNIVIS Snivis Sejejg snoeue eos N Z AQEL sennenuag 15908 sdillud Pagina 16 90 9661 zr 90 9661 N 3 e S 50 uu ls s idnui lul 7 2
84. SNVUL OLdO A 80 10 190 0 03 LAdLNO LAdNI TLL TVLIDIO a SNV3LL dn JA Va 10 IL JA 9 ANALLVS zn IN LLII OLdO 777339 80 0 ISO 0 1 03 LAdLNO LOdNI TILL TV ITSIG grifo IVA 95 8 IVA 01 9 IPA TTH 20 S IVNOLLdO A0 c 44 5 Aquo 26 54 QUI 8119 1 04 410 255 4249 5249 ITALIAN TECHNOLOGY VHNIII doo juo no SY FEES 8 WNHLH4ANOO 0 doo Ju 110 h SU TET SUT TU SU cec SU ur Eros Md A VA i DELLE POSSIBILI ESPANSIONI FIGURA 29 Pagina 51 gt RE en 3 lt 552 grifo ITALIAN TECHNOLOGY Pagina 52 GPC 552 Rel 3 30 grifo ITALIAN TECHNOLOGY APPENDICE A DISPOSIZIONE JUMPERS Figura A1 DISPOSIZIONE JUMPERS PER COMUNICAZIONE SERIALE Pagina A 1 gt AE en lt 552 ITALIAN TECHNOLOGY
85. Se q 91 5 INVE ui sig 19391 eouepaoeud qd euin ewes ul pls 1 S IQ eseu 1 ejqissaooe vH uod e j Z uod s 1915621 je oeds Zd u lq ss ippv eure pue Qd oi ere 5 0160 JI i lt s Jeu Lod ejep JO 821 LE 040 dno90 SI ZSSOX8 s uwop ewod eui JI LL 49181601 19 8 103 692 01 0 51 0295 LEP eu ut 5 s umop Jamod su d jeuJe xe su Jo 5 5 eui 719 hereke 0 NO9d 1 uwous se aoeds Je1sieJ feudo u u SI W si our pappans Sonde Pip use su 01 pue Mesel ojejloso ou pisi k x 15 pue jeuuou Jay 0 pue asodind 039 JO 150 U SI ejep U gt esodind e eq jou PINOYS eu 50 eui sezeeuj seul
86. UOIUM sejeoipur 158 V s unnoi OM pue 1 15 6121 05121 9 Aq 1ese1 eq snu sey 1dnueiur Bey 19 9 21 eui SI L HIZINL 195 eq 128jes 14 119 91 L NODZINI 15121 pue dnui lu 3l Z13 19 91 eui OL Bey z SI ogM 195 eq Isnui 5 dn e u l q 9 NOOZIALL 05121 pue einBi4 ees dn e u e qeue N3I 211 SUG Jdn Je ul eui ejqeue o 195 eq OSE 0921 495 SI A0Z1 1841 210 5110920 euo es ale s u1 ZHINL 19S SI HIZINL pue es S 0821 21 11 l q 10M0 eut 5 eui jim 103994 y seseo uloq ul ue 1s nb 1 o pawiweiBoid aq ued 5 JO uloq 10 senbe 1dnueiur ue s no90 119 91 JO SAO H AO BY 10 JUBDYIUBIs sea y u u A S NOOZNW 90 6nv 9661 e
87. XH L LSIN 01 5 LOIS eq 0 M v7S peo1 u q sey uonipuoo sy 10 H V1S peo1 1HVLS pereedo 0 MOV PONILUSUEN aq u V 1S x H Y7S peo1 seu uonpuoo 1uvis v 015 vis 1015 visis LOIS NOLLOV LX3N sna 2 3009 LOIS NOLLOV 1X3N NODIS OL 49913 NOHI OL sna 2 3009 30 snivis snivis 3SNOdS3H IHVMLIOS aHLdoSnivis sn v s 6 AQEL pOJN 19 1SBIN r AQEL 16208 299 24950 8 AIWEY 19908 SJOJONPUOIIWAS sJOJONPUODIWAS Pagina B 14 bu 4 ui UMOUS se eui S A0381 duuis 10 jeues eui YUM unno1 89IAJ8S e 0 10198A pesn eq epoo s u HOO 13481631 5 5 eu pue idnu lu sl s s ul 108 pue vqS eui seseeja anejs jou eui s uoliws LOIS SI SNQ U8UM passaJppe ue 10 e SE ejos e S U
88. bits pi significativi LED DI ATTIVIT Il LED di attivit LD2 si attiva effettuando una operazione di output con D3 1 all indirizzo di allocazione del registro LD2 Logicamente la dissattivazione avviene tramite un analoga operazione di output ma con il bit D3 resettato a 0 I rimanenti sette bits del registro LD2 devono essere settati tenendo conto della programmazione fornita loro precedentemente onde evitare settaggi o reset di altre risorse associate ai bits di tale registro si ricorda che i registri denominati EPUL LD2 BUZ DIR OUTG in realt corrispondono ad uno stesso indirizzo Il registro LD2 azzerato tutti i bits a 0 in fase di Reset o power on di conseguenza in seguito ad una di queste fasi il led disattivo Da ricordare che possibile sapere se il LED attivo o disattivo effettuando una lettura del registro LD2 e mascherando il bit D3 Pagina 42 GPC 552 Rel 3 30 DIP SWITCH DSW1 Il dip switch DSW1 montato a bordo della GPC 552 pu essere accquisito via software effettuando una semplice operazione di input all indirizzo di allocazione del registro DSW1 La corrispondenza tra i bits del registro e le linee del dip switch la seguente D7 gt DSWI 8 D6 gt DSW1 7 05 gt DSW1 6 D4 gt DSWL1 5 D3 gt DSWI4 D2 gt DSW1 3 DI gt DSW1 2 DO gt DSWILI La combinazione in logica negata ovvero il dip in ON fornisce lo stato logico 0 al corrispondente bit
89. coincidono con segnali logici a livello TTL PPLPB I _ _ _ _ _ _ _ _ _ _ PPIPB 0 PPIPB3 __ _ _ _ 3 _ _ _ _ PPLPB 2 PPLPBS _ _ _ _ _ _ _ _ _ _ PPIPBA PPIPBI _ _ __ _ 7 _ _ _ PPIPBS OUT 6 lie 910 OUT 7 OUT 4 ___ IH 12 OUT 75 NC _ _ _ _ _ _ _ _ _ _ _ PWM0 BIE j PWM1 ly _____ 5 Vde N C N C FIGURA 4 CNI CONNETTORE PER I O DEL Port B DEL PPI 82C55 PWM OUT GENERICI Legenda PPI PB n I O Linea digitale n del port B del PPI 82C55 PWM0 O Linea di PWM n 0 della CPU PWMI1 O Linea di PWM n 1 della CPU GND Linea di massa 5 Vdc Linea di alimentazione a 5 Vdc N C Non Collegato OUT n O Linea digitale generica n Pagina 12 GPC 552 Rel 3 30 CN2 CONNETTORE PER I O DEL PPI 82C55 PER PORT A E C CN2 un connettore a scatolino verticale con passo 2 54 mm a 20 piedini Tramite CN2 si effettua laconnessione tra l interfaccia periferica programmabile PPI 82C55 e l ambiente esterno utilizzando due dei tre port paralleli ad 8 bit I segnali presenti su questo connettore coincidono con segnali logici a livello TTL l DNE We RN m pum ll coe secum Hr ll uxo fl EES ble mn nn polonia PRECI eS DEC ee a PPI PC 3 ld Pec Bere 5 Vdc N C N C FIGURA 5 CN2 CONNETTORE PER I O DEL PPI S2C55 PER PORT A E C Legenda PPI PA n Linea digitale n del port A d
90. con il campo e con le altre schede del sistema di controllo da realizzare Di seguito viene riportato il loro pin out ed il significato dei segnali collegati per una facile individuazione di tali connettori si faccia riferimento alla figura 15 mentre per ulteriori informazioni a riguardo del tipo di connessioni fare riferimento alle figure sucessive che illustrano il tipo di collegamento effettuato a bordo scheda CN3 CONNETTORE DI ALIMENTAZIONE CN3 un connettore a morsettiera per rapida estrazione composto da 2 contatti Tramite CN3 deve essere fornita alla scheda la tensione di alimentazione selezionata 230 Vac 5 Vdc 6 10 Vac 8 26 Vac 230 Vac GND 6 10 Vac 8 26 Vac FIGURA 3 CN3 CONNETTORE DI ALIMENTAZIONE Legenda 230 Vac 5 Vdc 6 10 Vac 8 26 I Linee per alimentazione da rete 230 Vac I Linee per alimentazione 5 Vdc I Linee per l alimentazione 6 10 Vac e 12 Vdc I Linee per l alimentazione 8 26 Vac GND Linea di massa GPC 552 Rel 3 30 Pagina 11 grifo ITALIAN TECHNOLOGY CONNETTORE PER I O PORT B PPI 82 55 PWM OUT GENERICI CNI un connettore a scatolino verticale con passo 2 54 mm a 20 piedini Tramite CNI si effettua la connessione tra il port Bdel PPI 82C55 e l ambiente esterno Su tale connettore inoltre si possono trovare due uscite PWM e 4 uscite TTL generiche I segnali presenti su questo connettore
91. documentazione tecnica della casa costrutrrice o all appendice B di questo manuale DISPOSITIVI DI MEMORIA E possibile dotare la scheda di un massimo di 98K e 256 bytes di memoria variamente suddivisi con un massimo di 32K EPROM 32K RAM EEPROM 32K RAM EEPROM EPROM 256 bytes di seriale ed infine 2K EEPROM seriale La scelta della configurazione delle memorie presenti sulla scheda pu avvenire in relazione all applicazione da risolvere e quindi in relazione alle esigenze dell utente Da questo punto di vista si ricorda che la scheda viene normalmente fornita con 32K RAM di lavoro e che tutte le rimanenti memorie devono essere quindi opportunamente specificate in fase di ordine della scheda Tramite la circuiteria di back up presente a bordo scheda c inoltre la possibilit di tamponare fino adun massimo di 32K e 256 bytes di RAM aggiungendo quindi la possibilit di mantenere i dati anche in assenza di alimentazione Questa caratteristica fornisce alla scheda la possibilit di ricordare in ogni condizione una serie di parametri come ad esempio la configurazione o lo stato del sistema La circuiteria di back up basata su una batteria al Litio presente a bordo scheda e da una batteria esterna collegabile tramite un apposito connettore Qualora la quantit di RAM tamponata risulti insufficiente ad esempio per sistemi di data loghin si possono sempre utilizzare i moduli di RAM tamponata e o di EEPROM Il modulo di RAM da
92. mentre il dip in OFF fornisce lo stato logico 1 DIREZIONALIT DELLA COMUNICAZIONE IN RS 422 485 La trasmissione si attiva effettuando una operazione di output con D1 1 all indirizzo di allocazione del registro DIR Logicamente la ricezione avviene tramite un analoga operazione di output ma il bit DI resettato a 0 I rimanenti sette bits del registro DIR devono essere settati tenendo conto della programmazione fornita loro precedentemente onde evitare settaggi o reset di altre risorse associate ai bits di tale registro si ricorda che i registri denominati EPUL LD2 BUZ DIR OUTG in realt corrispondono ad uno stesso indirizzo Il registro DIR azzerato tutti i bits a 0 in fase di Reset o power on di conseguenza in seguito ad una di queste fasi il driver in ricezione Da ricordare che possibile sapere la direzione settata effettuando una lettura del registro DIR e mascherando il bit DI SELEZIONE PULL UP DOWN SULLE LINEE DI VO DELLA SCHEDA La selezione del pull up o pull down sulle linee di I O si effettua con una operazione di output utilizzando DO all indirizzo di allocazione del registro EPUL J23 deve essere in posizione 2 3 Pi specificatamente D0 0 gt PULL DOWN attivo 1 gt PULL UP attivo I rimanenti sette bits del registro EPUL devono essere settati tenendo conto della programmazione fornita loro precedentemente onde evitare settaggi o reset di altre risorse associate ai bits di tal
93. montare su IC 25 pu essere inoltre provvisto di un real time clock interno in grado di gestire via software l orario ore minuti secondi ela data giorno mese anno giorno della settimana Il mappaggio delle risorse di memoria avviene tramite una opportuna circuiteria di bordo che provvede ad allocare i dispositivi all interno dello spazio d indirizzamento del microprocessore tale logica di controllo provvede a gestire in modo completamente automatico diversi tipi di mappaggi che si adattano ai diversi pacchetti software disponibili per la GPC 552 Per maggiori informazioni fare riferimento al capitolo DESCRIZIONE HARDWARE e DESCRIZIONE SOFTWARE DELLE PERIFERICHE DI BORDO Per una descrizione pi approfondita sui dispositivi di memoria sugli zoccoli da utilizzare e sullo strippaggio della scheda fare riferimento al paragrafo SELEZIONE MEMORIE GPC 552 Rel 3 30 Pagina 4 ITALIAN TECHNOLOGY __ grifo EEPROM 7 CN CN6 CN5 C24 SERIAL LINE v I2C BUS RTC RAM IC25 DRIVERS RS232 RS422 485 CN8 CURRENT BACKUP LOOP TIMERS 2 SERIAL CAPTURE COMPARE BUS CPU 80C552 WATCH 8 LINES 2PWM DOG AID LINES PPI 82C55 IC11 POWER SUPPLY CN4 CN1 CN2 8 A D LINES 14 16 Pagina 5 grifo ITALIAN TECHNOLOGY DISPOSITIVI PERIFERICI DI BORDO La scheda GPC 552 nata per risolvere molteplici problemi di controllo e coman
94. nq payesoueb 1 snu ay 29 Bey 1dnueju y 1841 122 au 5 pasinsas eq 100 ZdN 40 se SI 99JJ pue Aq e ay U8U SI eui SI Jo 195 eq s dnuajui yey Jay o Gaz L zu T Leinideo Ji pue 5 au euo jo o papuodsel q 195 aq jouueo 1 Aq 1950 eq SUL jou s s 1dnuejui yey 30N epoo snyeis pijen da snolA81d JO 2495 1e 1ueseJd y ueum yes si Bey jel du Es Oo 4 ae T pue Alana p le d 1 s ay b j eee LOIS IS q pen l qul LOIS 94 to 16 pu nb sqns ueeq sey 19440 euo 1see s dnuajui Aq 19591 13140 031 11 Odi 01 peal Jaye 10 194e 1snui pue Aq
95. seguito viene riportata una schematizzazione di questi indirizzamenti con le indicazioni di come devono essere strippati i jumpers che riguardano la gestione delle stesse memorie La selezione della configurazione delle memorie viene effettuata in base all applicazione da realizzare alle specifiche esigenze dell utente ed al pacchetto software in uso Ad esempio alcune configurazioni tipiche sono BAS_552 gt MAPPAGGIO 4 13 32 K RAM IC 12 8 32 K EEPROM MDP gt MAPPAGGIO 2 IC 13 32 RAM IC 12 32 K RAM HI_TECH C gt MAPPAGGIO 1 IC 13 32 RAM IC 12 32 K RAM Pagina 36 GPC 552 Rel 3 30 ITALIAN TECHNOLOGY grifo MAPPAGGIO 1 CODE and DATA AREA FFFFH _ TT I O DI BORDO NOT USED FFF8H FFFFH FFF7H NOT USED FFFEH IC12 RAM FFFDH EPROM EPUL DIR EEPROM BUZZER LD2 4 OUTPUT FFFCH 82C55 8000H lw en FFFBH 7FFFH 82C55 PORT C Register FFFAH IC13 82 55 RAM PORT Register EEPROM 5 FFF9H 82C55 PORT A 2000H Register FFF8H 1FFFH IC15 EPROM 0000H Figura 24 MAPPAGGIO DELLE MEMORIE IN MODO 1 Jumpers J1 in posizione 3 J2 in posizione 3 J14 1 2 3 in posizione ASM Usato da pacchetti software come HI TECH C DDS C ecc grifo ITALIAN TECHNOLOGY MAPPAGGIO 2 CODE and DATA AREA FFFFH RN I O DI BORDO NOT USED FFFSH FFFFH FFF7H NOT USED FFFEH IC12 RAM FFFDH EPROM EPUL DIR EEPROM
96. su ueuM 3 9A9 y Saye y euim Aue aremyos Aq 19591 10 195 IQ p uod u2e3 eui JO sindino Aq uod ay J u9IUA eui 9 9 eui JO 1498 Buunp uod eui ye sieadde Lod 241 LSH Aq jose ZWO pue LINO ONO uod y se J Pey 5 0 0180 uod ay 195 1x u yey sejeorpur o Boj v 4851601 315 40 eun614 ees Ajuo 31S pue 9318 sug Ajaaqoedsa pue 9 0 Buipuodsauo9 3 15 pue 9 315 pea sdo j dij OM JO slu luoo eu uod 291 19 3S3u diuo e saye 1544 y 51 000 40501 8U q 1958 SI Od 1x u ay 195 SI Juana y ji sNYL yey sdoy diy s ul SI pue 15 e o s sdoj dijj euo ppe om go 9661 Jou pue 9 sug j
97. uo J8 unoo eu Jo s ue uo9 eu s usn T adnugui Ay zaw ues eo nos 1dnuejur 1dnui lul H TIVOT 8ul eui Aq eq 15 pue Aq Lal p ue lo jou ere 1eujo Pe18AI 98 U0I ISU8J SEM JI 62 pue gz se nB j pequosep 25 e oe z amdeg Ajuo s 1531 40 031 1dnui lui uy 5 sjejsiDe1 e qeue dn e ul eu u v3 bi BERL 1210 pue 0 Y JOU pajgesip 10 p lqeu lleqol6 eq osje seoinos 1dnu lui a pue ay peje eue6 Bey eui ose 1 seseo 51 8 jeroeds ejqeue zo unnoi auas 11 21 ul jig e Buueejo 10 Aq pejqeue o DN Aq 1senbai 1dnuejui 10sseooJd eounos uoe3 51 15 ejqeua ji MAU s pejeoueo aq s dn eju Buipuad pue Aq o Te jou SI Jou
98. uscire da condizioni di loop infinito soprattutto durante la fase di debug Per una facile individuazione di tale pulsante a bordo scheda si faccia riferimento alla figura 15 TEST POINT La scheda provvista di un test point denominato TP1 che permette la lettura attraverso un multimetro galvanicamente isolato della tensione di riferimento che viene regolata in laboratorio a Vref 2 4900 V default o Vref 5 0000 V su richiesta Il TP1 composto da due contatti con la seguente corrispondenza pin 1 gt Vref pin 2 gt GND Per una facile individuazione di tale test point a bordo scheda si faccia riferimento alla figura 15 mentre per ulteriori informazioni sul segnale Vref fare riferimento ai paragrafi SELEZIONE TIPO INGRESSI ANALOGICI e TRIMMERS E TARATURE INPUT DI BORDO La scheda GPC 552 provvista di 1 dip switch a 8 vie DSW1 tipicamente utilizzato per la configurazione del sistema 1 cui valori sono acquisibili via software Le applicazioni pi immediate possono essere quelle destinate al settaggio delle condizioni di lavoro o alla selezione di parametri relativi al firmware di bordo La lettura della combinazione fissata sul dip switch avviene in logica negata 0 gt dip in ON ed 1 gt dip in OFF effettuando un operazione di input all indirizzo di I O dedicatogli dalla logica di controllo della scheda Per ulteriori informazioni si faccia riferimento al paragrafi MAPPAGGIO DELL I O e MAPPAGGIO DELL
99. va 18 91 OML eNIX NVUDOHd LL OL 09 jor suswo g rd lt TVIX 19 ee ze es 59 foo 9 las e Te 9 e s DI p U 9 P lt O 2 9m 7 gt 2 b E 325 5 aya a decidat e ctl dey SG cuu tu irs LC cec Eme tnn gt gt gt gt gt gt gt 8 sl S o 888888988 5 8 2 g a 328 Y v vas SSAV ll oL diu p pe 1 490718 SNOILVUNDIANOO 266088 266008 Je jJOJ UO90J09ILJ 8 diyo e jBuis 246068 255208 8 2 SiolonpuooluueS uogmeorjoeds 1 5 5 Pagina B 2 bu ifo gri ITALIAN TECHNOLOGY en614 ees 1 1 uonouny jeroeds SI z J9UI peyeu pue jase sajeosaid pue eu y ul ay SIU 195 SI NOOZL J321 19 lqeu 1959 ZL 8U JI 6714 ZLY uo e 1950 21 eq snu unnoi 104 pejnoexe 4
100. 0 uBiy inideo uBiu ende z andeo inideo Ionuoo aunjdeo 10 s1601 g Sd 0NAl 01N9 0119 71 6119 5119 0HN9 LHINO 0HLO 1 NOOLO 8 OV aniva 851 asw ssauaav 19599 1HOd SS3tiqqv oau q 5 5 jeloed8 2550 8 Leider 29S 2GS0X8 lluueq 16208 299 29 0 8 seAgeAueq 16208 sJo onpuoo u es Siolonpuooluu s Y 3 50 S bu p leloosse y pue peuueos pue 95 Duunp jes pue 21265 peuueos s LO pue 25 0160 dn e u ayy Aq peuueos 11019 pe n deo 21 JO YOIYM epo Jo vs 19 1119 pue 1019 941 S Bey 8 2116 ees YIZINL Je s Be uonouny je oeds pe eooj sey ZL eui JO 4613 1 15 1dnui luI 21 uore uod eures pue jes ojereduioo
101. 14 15 24 26 45 Alimentazione 2 3 10 25 B Back Up 17 33 Batteria 10 Bibliografia 50 Buzzer 2 6 9 42 C Caratteristiche elettriche 10 Caratteristiche generali 2 9 Comunicazione seriale 4 Connettori 9 23 CNI 9 12 CN2 9 13 CN3 9 11 CN4 9 14 CNS 9 16 CN6 9 18 CN7 9 20 CN8 9 17 Current Loop 2 4 9 32 D Descrizione hardware 35 Descrizione software 34 Dip switch 6 9 23 43 Dispositivi di clock 3 Dispositivi di memoria 4 Dispositivi periferici di bordo 6 DSWI 24 43 E EEPROM 2 4 6 9 EEPROM seriale 44 EPROM 2 4 9 F Formato 2 GPC 552 Rel 3 30 sss Pagina C 1 mo I 2 bus 2 9 16 Idle Mode 2 Input di bordo 24 Installazione 11 Interfaccie operatore locali 26 Introduzione 1 J Jumpers 27 29 2vie 28 3 30 4 31 5 vie 31 L LED di attivit 42 LEDs 9 22 23 Logica di controllo 7 M MAPPAGGIO 37 MAPPAGGIO 2 38 MAPPAGGIO 3 39 MAPPAGGIO 4 40 Mappaggio delle memorie 36 Mappaggio 36 54 Note 31 Pianta Componenti 8 Power Down Mode 2 PPI 82C55 6 12 13 31 44 Processore di bordo 3 Pull Up 43 PWM 2 6 9 12 45 Q Quarzo 2 Pagina C 2 ITALIAN TECHNOLOGY GPC 552 Rel 3 30 ITALIAN TECHNOLOGY gt s grifo R RAM 2 4 9 RS 232 2 4 9 32 RS 422 2 32 RS 422 485 4 9 43 RS 485 2 32 RTC 2 9 44 S Schede ester
102. 160 0 5 UL 6208 0L 90 9661 13H Bopuojem peor ANI HOLYM EL y NOOd 195 HOL NOOd THO unnoi esn ayy uoee je papasu eq peaagu 99 NOI ALNI HOLWM YAS NOOd 10 sseippe H 80 NOI NOOd 21 Jo 55 H440 EL cues ay snq pue LOIS 10 5 5 ay si2elje1 YLS LS 1 5 5 5 pue sjejsue euas jo gt 98J sd y osje 1 9160 LOIS ul snq 221 0 pue paads mo ay s pouu suoddns pue 9zl eu yey eues e sepi oud 3160 221 diu9 uo 2550 8 991 LOIS 3160 01 Jas eq 15 pue 914 JO ay sesod nd pue 158 10 pesn eq snq 221 SUL euas euinsa pue puedsns ayeyspuey e se pesn eq UONEZIUOIYOUAS jenas Snq Blas euo BIA ejeoiunuiuioo
103. 9 ejua 01195 VIS Y USUM VIS 9vi4 1HVLS IHL VIS SN3 Jeu peu nsse s Bu wojloJ ul Bey yy eui uonduosep ees 5 pesn eq p nous VV 8ul 150 SI snjeis snq OZI 4591 SI SN3 ueuw snq LOIS pesn eq jou pinous SNI 9160 o Jas aq snu 5 uod PU 34L s LOIS Lu S LSN3 LSNI sod urep uedo se pesn d pue 9 Ld S IQ J8U 0 ON 7 0 0 SI NOOLS u OLS pue ojejs 10 LOIS pasoubi speubis 108 pue yas 15 yy are sindino 19 pue YAS 0 S LSN3 0 LOIS o w IS 015 v s ISNA 5 0 L 206 v 5 9 L os SI IQ OLS 991 SNA 92 uo jueseJd si 4015 5114 OLS pue peisenbei s dn e u eu s e 195 51 IS eui LOIS OML Y4S lq ss Jppe 16 8 SIUI O pue pea 0216 Ionuo2 299 2980 8 sennenuag
104. BUZZER LD2 4 OUTPUT FFFCH 82C55 3000H CONTROL Register FFFBH 7FFFH 82C55 PORT C IC13 Register FFFAH 82C55 EEPROM Li Register FFF9H 4000H 3FFFH Register FFFSH IC15 EPROM 0000H FiGuRA 25 MAPPAGGIO DELLE MEMORIE IN MODO 2 Jumpers J1 in posizione 2 J2 in posizione 2 J14 1 2 3 in posizione ASM Usato da pacchetti software come MDP HI TECH C DDS C ecc Pagina 38 GPC 552 Rel 3 30 MAPPAGGIO 3 CODE and DATA ARE FFFFH 1 I O DIBORDO NOT USED FFF8H FFFFH FFF7H NOT USED FFFEH IC13 RAM FFFDH EEPROM EPUL DIR BUZZER LD2 4 OUTPUT FFFCH 82C55 8000H I CONTROL Register FFFBH 82C55 PORT C I Register FFFAH 82 55 Register FFF9H IC15 1 82C55 PORT A EPROM Register FFF8H 0000H FIGURA 26 MAPPAGGIO DELLE MEMORIE IN MODO 3 Jumpers J1 in posizione 1 J2 in posizione 1 J14 1 2 3 in posizione ASM Usato da pacchetti software come HI TECH C DDS C ecc GPC 552 Rel 3 30 Pagina 39 grifo ITALIAN TECHNOLOGY MAPPAGGIO 4 CODE AREA DATA AREA FFFFH I O DI BORDO NOT USED FFF8H FFFFH Kava NOT USED FFFEH IC12 RAM FFFDH EPROM EPUL DIR EEPROM BUZZER LD2 4 OUTPUT rFFCH 82C55 8000H CONTROL Register 82C55 PORT C Register 82C55 PORT B Register FFFBH 7 FFFAH FFF9H IC13 82C55 PORT A RAM Register EEPROM FFF8H 0000H FIGURA 27
105. CPU e dei PORT A B e C dell 82C55 19 TABELLA JUMPERS VIE L indica la connessione di default ovvero la connessione impostata in fase di collaudo con cui la scheda viene fornita Pagina 30 GPC 552 Rel 3 30 JUMPERS A 4 VIE JUMPERS CONNESSIONE UTILIZZO posizione 1 2 Collega il segnale INTO della CPU al Rx2 della seconda linea seriale in RS 232 seriale software posizione 2 3 Collega il segnale INTO della CPU al pin 9 di CN6 posizione 2 4 Collega il segnale INTO della CPU al pin 7 di IC25 interrupt del Real Time Clock FIGURA 20 TABELLA JUMPERS A 4 VIE L indica la connessione di default ovvero la connessione impostata in fase di collaudo con cui la scheda viene fornita JUMPERS A 5 VIE JUMPERS CONNESSIONE UTILIZZO DEF posizione 1 2 e Seleziona la comunicazione su linea seriale in 3 4 RS 485 half duplex a 2 fili posizione 2 3 e Seleziona la comunicazione su linea seriale in 4 5 RS 422 485 full duplex o half duplex a 4 fili FIGURA 21 TABELLA JUMPERS A 5 VIE L indica la connessione di default ovvero la connessione impostata in fase di collaudo con cui la scheda viene fornita NOTE Vengono di seguito riportate una serie di indicazioni con cui descrivere in modo pi dettagliato quali sono le operazioni da eseguire per configurare correttamente la scheda SELEZIONE MODO E ALIMENTAZIONE DELLE RETI RESISTIVE Come gi detto nella tabel
106. Comparazione 6 uscite Set Reset legate al comparatore T2 pi 2 uscite di Toggle Registro di Timer Counter standard da 16 bits 1 linea seriale settabile in RS232 RS422 RS485 o Current Loop 1 linea seriale software settabile in RS232 1 LED di diagnostica 1LED di attivit gestibile da software 3 connettori standard di ABACO da 20 vie 1 connettore standard di A D ABACO Possibilit di funzionamento in Iddle Mode o Power Down Mode Alimentatore da rete incorporato oppure alimentazione a bassa tensione Vasta disponibilit di software di sviluppo quali Monitor Debugger Assemblatori BASIC Interpretato BASIC Compiler FORTH Compilatore C Compilatore PASCAL ecc GPC 552 Rel 3 30 Pagina 2 PROCESSORE DI BORDO La scheda GPC 552 predisposta per accettare i processori 80C552 87C552 80C562 87C562 Tali processori ad 8 bit sono codice compatibile con l 8051 della INTEL e sono quindi caratterizzati da un esteso set di istruzioni da un alta velocit di esecuzone e di manipolazione dati e da un efficiente gestione vettorizzata degli interrupts Di seguito vine riportato un elenco di tutte le caratteristiche principali delle varie CPU che tale scheda in grado di montare 80C552 8k bytes EPROM 256 bytes RAM 6 ports di I O ad 8 bits 2 Timer Counters da 16 bits 1 Timer Counters da 16 bits con funzioni di Capture e Compare 2 livelli di priorit per gli
107. Cross Compiler per files sorgenti scritti in linguaggio C Disponibile in ambiente MS DOS genera un source assembly compatibile con il MICRO ASM 51 o con il Macro Assembler rilocabile dell Intel MCS 51 MICRO SLD 51 Simulatore e Debugger a livello source Simulatore Debugger in grado di simulare i microcontrollori della famiglia 151 e di monitorare lo stato di esecuzione di un programma Permette tramite un PC e senza l aggiunta di emulatori o hardware addizionale il caricamento o il salvataggio di file HEX o SIMBOLICI il settaggio di breakpoints l esecuzione in modalit TRACE di istruzioni e o ASSEMBLER la visualizzazione di qualsiasi registro o variabile ecc HI TECH C Cross compilatore per file sorgenti scritti in linguaggio C E un potente pacchetto software che tramite un comodo I D E permette di utilizzare un editor un compilatore C floating point un assemblatore un linker e un remote debugger Sono inoltre inclusi i source delle librerie XPAS51 Cross compilatore per files sorgenti scritti in Pascal disponibile in ambiente MS DOS DDS un comodo pacchetto software a basso costo che tramite un completo I D E permette di utilizzare un editor un compilatore integer un assemblatore un linker e un remote debugger abbinato ad un monitor Sono inclusi i sorgenti delle librerie ed una serie di utility RSD 552 Potente struttura che comprende un Remote Symbolic Debugger ed un cross assembler E necessario u
108. E MEMORIE mentre per una facile individuazione della loro posizione si veda la figura 15 Pagina 24 GPC 552 Rel 3 30 SELEZIONE TENSIONI DI ALIMENTAZIONE La scheda GPC 552 dispone di una efficiente circuiteria di alimentazione che si presta a risolvere in modo comodo ed efficace il problema dell alimentazione della scheda in qualsiasi condizione di utilizzo Di seguito vengono riportate le possibili configurazioni della sezione alimentatrice Alimentazione da rete standard in questa configurazione la scheda deve essere alimentata dalla tensione di rete a 230 Vac che viene fornita sui pins 1 e 2 di CN3 Alimentazione senza sezione alimentatrice in questa configurazione la scheda deve essere alimentata con 5 Vdc che viene fornita sui pins 1 e 2 di CN3 Alimentazione a bassa tensione lineare in questa configurazione la scheda deve essere alimentata da una tensione 16 10 Vac o corrispondente tensione continua es 12 Vdc che deve essere fornita sui pins 1 e 2 di CN3 Alimentazione a bassa tensione switching in questa configurazione la scheda deve essere alimentata da una tensione di 8 26 Vac o corrispondente tensione continua che deve essere fornita sui pins 1 e 2 di CN3 Indipendentemente dalla sezione alimentatrice scelta la GPC 552 sempre dotata di un efficace circuiteria di protezione che si preoccupa di proteggere la scheda da sovratensioni o dal rumore del campo Si ricorda che la selezione
109. ECHNOLOGY gt n gt xw grifo 35 08 ar Ir z 226 JUMPERS A 3 VIE grifo ITALIAN TECHNOLOGY JUMPERS CONNESSIONE UTILIZZO DEF posizione 1 2 posizione 2 3 J14 1 2 3 posizione BASIC posizione ASM J3 posizione 1 2 posizione 2 3 posizione 1 2 J16 posizione 2 3 J17 posizione 1 2 posizione 2 3 Non connesso J18 posizione 1 2 posizione 2 3 posizione 1 2 posizione 2 3 posizione 1 2 posizione 2 3 Predispone IC12 per RAM EEPROM EPROM da 32 KBytes Predispone IC 12 RAM EEPROM EPROM da 8 KBytes Predisp IC13 per RAM EEPROM da 32 KBytes Predisp IC13 per RAM EEPROM da 8 KBytes Si configura la scheda per il funzionamento in BASIC Si configura la scheda per il funzionamento in ASSEMBLER Collega il segnale TO della CPU al Tx2 della seconda linea seriale in RS 232 seriale software Collega il segnale TO della CPU al pin 10 di CN 6 Predispone IC12 per EPROM Predispone IC12 per RAM EEPROM da 32 K Predispone IC12 per RAM EEPROM da 8 K Predispone IC12 per EPROM Predispone IC12 per RAM EEPROM Modifica i mappaggi per usi futuri Mantiene i mappaggi di memoria gia definiti Mantiene abilitato il pull up sulle linee dei PORT 4 e 1 della CPU e dei PORT A B e C dell 82C55 Gestione software del pull up o pull down sulle linee dei PORT 4 e 1 della
110. Interrupt 8 linee di A D converter da 10 bits 2 linee indipendenti di PWM da 8 bits 1 linea seriale 1 linea per PC bus Watch Dog Timer Funzionamento in IDDLE MODE o POWER DOWN MODE Per maggiori informazioni a riguardo di questo componente si faccia riferimento all apposita documentazione dellla casa costruttrice DISPOSITIVI DI CLOCK Sulla GPC 552 sono presenti due circuiti separati che provvedono a generare rispettivamente la frequenza di clock per la CPU da 22 1184 a 29 4912 MHz e la frequenza per REAL TIME CLOCK di IC 25 32768 Hz La scelta di utilizzare due circuiti e quindi due quarzi indipendenti legata alla possibilit di poter variare in modo indipendente la frequenza di lavoro della CPU ALIMENTAZIONE DI BORDO A J Una delle caratteristiche peculiari della GPC 552 quella di essere provvista di una sezione alimentatrice a bordo scheda che provvede a generare l unica tensione di alimentazione necessaria di 5 Vdc Sono disponibili quattro diverse sezioni alimentatrici quella da rete che richiede una tensione di 230 Vac quella lineare che richiede una tensione 6 10 Vac 12 Vdc quella switching che necessita di una tensione 8 26 Vac e senza sezione alimentatrice che richiede una tensione di 5 Vdc per maggiori informazioni vedere apposito paragrafo TENSIONI DI ALIMENTAZIONE La tensione di alimentazione pu essere fornita tramite un apposito connettore standarizzato di facile edimmed
111. LO 1010 Indu jo uodn peisenbai s ue pue 21 jo slu luo2 eu 519151 s ul g 12 pue 210 LLO 010 0 pejoeuuoo s z ey 51015 ainydeo 9 ay 21601 inideS y e1nBi4 u uwous 9160 pue aui pue 21 suejs s uono ui s 9160 pue einjdeo su pue 21 jo eu SjeAJ8 U euin ye suid indino uod o 495 o pesn eq 1 51 v uid ndu sii uo 5121900 UOINSUEI ZL 1 Jo slu luoo eui enjdeo pesn 1 1 einjdeo V 50151 9 pue sjejsiDei 10 91 s 21 01607 e1eduio pue e n deo 21 uma Jojejnuinooe 20 5 12 5 9101581 MSd 1dnuejur 1959 ep o X3WIL O dun X31NI ZX3WI1 V puoo s uau e ou SI 8194 JI X31NI 0 X31NI
112. LS olu p ljlus u q seu u uA 8ull 125 eui uo ses nd oojo jeues Jo su 1VGIS ov p llus SI erep jeues ndo Aq eq jouueo pue LOIS eui s OV a eBpejwouxoe Aq 1 q 119 8 ue 1no syius SUIUS 19 6 uuoj YOY eui pue 1VG1S eui YAS pue Ajeues SI LYG LS u S 9 1015 uBnouul silus UO 0 9160 pue 221 uo uBiu spuodseuuoo 1VQLS 9160 1sn o eq oi sug 14613 005 245 40 ifo gri uonoenp uis oas 105 zas l eas vas sas gas zas Hva 1 1 0 L z v s 9 L 1VGIS ul 1981103 8U SI 5 01 JO SE LU BU 150 Jo 1ue e y snq y uo jueseJd 152 y SUI8 U02 sfemjpe 1VGIS ul peyius Bu eq Ajsnosue jnuiis si sng su uo no payiys Bu eq s 2 LVGLS Jo GSW eui 1 SI JO IQ 1514 9U p AI9981 seu pue 2
113. MAPPAGGIO DELLE MEMORIE IN MODO 4 Jumpers J1 in posizione 1 J2 in posizione 1 J14 1 2 3 in posizione BASIC Usato da pacchetti software come MCS BASIC 323 BXC51 HI TECH DDS C ecc GPC 552 Rel 3 30 Pagina 40 FIGURA 28 FOTO DELLA SCHEDA GPC 552 Rel 3 30 Pagina 41 grifo ITALIAN TECHNOLOGY DESCRIZIONE SOFTWARE DELLE PERIFERICRIE DI BORDO Nel paragrafo precedente sono stati riportati gli indirizzi di allocazione di tutte le periferiche e di seguito viene riportata una descrizione dettagliata della funzione e del significato dei relativi registri al fine di comprendere le sucessive informazioni fare sempre riferimento alla tabella di indirizzamento I O Qualora la documentazione riportata fosse insufficiente fare riferimento direttamente alla documentazione tecnica della casa costruttrice del componente Per quanto riguarda la programmazione delle sezioni della CPU si faccia riferimento all appendice B di questo manuale BUZZER Il buzzer si attiva effettuando una operazione di output con D2 1 all indirizzo di allocazione del registro BUZ Logicamente la dissattivazione avviene tramite un analoga operazione di output ma con il bit D2 resettato a 0 I rimanenti sette bits del registro BUZ devono essere settati tenendo conto della programmazione fornita loro precedentemente onde evitare settaggi o reset di altre risorse associate ai bits di tale registro si ricorda ch
114. N 46277 1e3 TBO 01 TBO 08 Transistor BLOCK Output Interfaccia per 16 connettore normalizzato ABACO di I O a 20 vie 16 o 8 output a transistor in Open Collector da 45 Vcc 3 A su connettore a morsettiera Uscite optoisolate e visualizzate attacco rapido per guide DIN 6277 1 e 3 RBO 01 Rel BLOCK Output Interfaccia per connettore normalizzato di I O a 20 vie 8 output visualizzati con rel da 5 o 10 connettore a morsettiera contatti in scambio N O e N C attacco rapido per guide DIN 46277 1 e 3 RBO 08 RBO 16 Rel BLOCK Output Interfaccia per connettore normalizzato ABA CO di I O a 20 vie 8 o 16 output visualizzati con rel da 3 A con MOV connettore a morsettiera attacco rapido per guide DIN 46277 1 e 3 XBI 01 miXed BLOCK Input Output Interfaccia tra 8 input 8 output TTL connettore normalizzato ABACO di I O a 20 vie con 8 output a transistor in Open Collector da 45 Vcc 3 A 8 input con filtro a Pi Greco connettore a morsettiera I O optoisolati e visualizzati attacco rapido per guide DIN 46277 1 e 3 XBI R4 XBI T4 miXed BLOCK Input Output Interfaccia per connettore normalizzato ABACO di I O a 20 vie 4 rel da 3 A con MOV o 4 transistor open collectors da 3 A optoisolati 4 linee di input optoisolate linee di I O visualizzate connettore a morsettiera attacco rapido per guide DIN tipo C e guide Q Pagina 46 GPC 552 Rel 3 30 FBC 20 FBC 120 Flat Block Contact 20 v
115. O uonnjosa e seu suonounj BABY d pue 9 d seui uod G Ld 0 Ld Se sonsu loe1euo pue INq uedo jou d pue 9 d 90 HOd pesn jou s LOIS 40J 140 98 dnJJe u eu Jaye 5 90 9661 asayj jou osje 5 Sd pue 1S3 pereje LOIS OM ay jou NOOLS V1SIS 1 016 HQVIS 10 SHAS 941 0 LOIS Jo uonduosep e Bu Mojjoj y 298068 10 pesn eq ueo apinB s esn eu Jo 10 deyo siu peBueuoun are pue 19470 Sejo o 06 seu JO BU 8 0 01 WOJ s eui jo uonnios SUL e uedo Jo 7 9 Saul uod Jo 29 u q seu 0 1 LOIS SUL e ZEGOX8 24 u q seu 295968 941 295268 anyesadou
116. OLS put LS 1948991 5 OL 61 aunBi4 ees s l q Jo Jaquinu e J8Aj9281 Y U pON 5 Aq y 0 U9 IMS LOIS HOL 81S uonipuoo ues p jou pue jeuas ay pajoaye JOU pue HO LSN3 si 5 5 s ul JO 10 uexel eq eu 21 vv pajqeue sem eui J 10 H8 osje pue Jejseui 10 HBE 10 HOP ajgissod vL 515 ui Sepoo sniejs 10 Jaquunu pue 195 s IS jenas peAieoa1 u q seu jueuipejwouyoe ue pue ueaq pue SALIS U ueuw J9JSUEI jenas eq UAL NOOLS U IS UL ay pue 55 5 IIq BY UNIA 1 016 Peo 1snu soles eu u q seu uonipuoo 5 eu Jejseui ui se pozije Jejsuey eu 81 ees
117. S 2 uwous eu e ui SI LOIS alym esodund Aue 10 jou s Jew ji pesn eq osje 9 ZH I6 0 V 50 9 10 ZHINZI ZHINOL pue eu Ajjensn SI ZHMOOL pue YUM lt uod snq Ogl 991 q pesn eq ere ZH S Z1 V Z UMOUS AU e SI LOIS Uaym Aouenbejj y silq 914 eseu S1I8 31VH ONY uo eu jo pue eui eq 55 PALI u q seu sseippe jes eur 40 sued eui uaym 195 SI yy JI Bey vv Aq Aue ye eq ssaippy ur p llus SI ejep jeues pue suonipuo5 4015 pue 1HVIS sng su p se 1 SI LOIS lIuAA pexojiuoui si 5 snq 0 1 AU ueo LOIS SNyL peisenbau jou si jdnujejur jenas e pue peuinjei s eDpejwouyxoe ou Apuanbasuo9
118. S pue sejeis u w q 5210000 slu1 195 1 JOU s S Bey sneo q lq lreA si jueA9jo1 ou Jey 5 sniels SIUL H84 VISIS pessnosip eseu ees 5 LOIS o JOU op ey 18 18 OM s le1s sno uell 59SIW snq y LOIS lelo pesn aq yq yy eui yey 5 siu yy Aq euin Aue ye sseppe pue 15 SI SNQ 221 eui 55 82 eeue e 10 5 5 O puodsa jou LOIS 10881 s vv euas S S 1 AI 981 1 snu 1 Y senunuoo 1 J 19Al899J JOUBI pue pesseuppe zou y 01 5 s LOIS 20 91215 pue JO 152 eui LOIS e ese s VV eui JI 97215 ees Jejseui y SI LOIS M 180 SI aq osje 79 U pajrejep s sepoo sniejs 10 aq ejeudoudde y pue eurno
119. TECHNOLOGY CN7 CONNETTORE PER LA COMUNICAZIONE SERIALE Il connettore per la comunicazione seriale in RS 232 RS 422 485 o Current Loop denominato CN7 sulla scheda del tipo a vaschetta D a 9 vie femmina a 90 La disposizione di tali segnali riportata di seguito stata studiata in modo da ridurre al minimo le interferenze ed in modo da facilitare la connessione con il campo RX TX Curr Loop RxD RS 232 RX TX Curr Loop TxD RS 232 TX RX Curr Loop TX RX Curr Loop GND 12 CN7 CONNETTORE PER COMUNICAZIONE SERIALE Legenda RX I Receive Data Negative linea bipolare negativa per ricezione seriale differenziale in RS 422 485 RX I Receive Data Positive linea bipolare positiva per ricezione seriale differenziale in RS 422 485 TX O Transmit Data Negative linea bipolare negativa per trasmissione seriale differenziale in RS 422 485 TX O Transmit Data Positive linea bipolare positiva per trasmissione seriale differenziale in RS 422 485 RxD RS 232 I Receive Data linea di ricezione in RS 232 della linea seriale Tale pin corrisponde con il pin RX TxD RS 232 O Transmit Data linea di trasmissione in RS 232 della linea seriale Tale pin corrisponde con il pin TX RX Curr Loop I Receive Data Negative linea bipolare negativa per ricezione seriale Current Loop RX Curr Loop I Receive Data Positive linea bipolare positiva per ricezione seriale Curr
120. VI LX3N SNG aq uonipuoo 1HV LS V 9160 Sseuppe peziuDooe4 eq IM YTS AIS pesseuppe JOU y 1HVIS V 55 esau JO YIS ou AIS 1ou 9160 O HAV LS peziuDooe pez u o9e eq YIS AIS pesseJppe 1ou o 55 YIS AIS ou 3HVMQHVH LOIS NIMVI NOILOV LX3N Z99 Z999X8 9c uogoe Lya LS ou 1 0165 ou 10 ou 40 1 015 ON 15 ou 1 015 ou Jo uonoe 1 015 ou 10 uoroe 1 015 ON peo 40 q peo 90 9661 u q sey MOV 0 vv paniwsuen u q seu 1991 ul 1527 u q seu JOY LON u q seu 1 15 ur eq pen eoe u q seu HOV seu 1 15 ur eq peo 40 peo peo
121. a 196 1 092005 ZL pue LINO uo ese SI pd U9U ZL LINO uo 19500 SI UA 21 pue WO e uo 1 8 SI U9U ZL pue LINO uo jesei S ppd U9U ZL pue LINO e 19500 SI Gyd U9U pue uo 195 SI OrdS 0415 pue OWO 195 SI U9U H dS rais pue OWO ueewjeq e uo 5 SI Z d U9U JI 5 2316 Jeu pue DINO uo 195 SI 2 U9U JI 574 5315 pue OWO e uo 5 SI U9U JI reds vals pue OWO UO 195 SI S pd U9U 374 Gals sdoy diy 21660 9r91 9318 sdoy diy 2 650 1794 1315 NOILONNI 1O8MWAS 857 asn 074 IFdS 2948 994 991 2791 H33 318 0 L 2 5 9 2 818 lqeu3 79 eunDi4 68200058 pue LINO uo SI OPd U8U 1 JI 2314 7944 9314 21 pue LINO
122. as pauna aq 119 MOV LON ueeq seu peAle9eJ 10 u q seu ou ATS pesseJppe JOU peas 9160 O HAVIS peuinjeJ u q seu jeo je1euex peziuBooo eq MOV LON YTS AIS pesseuppe jou 10 peas u q seu e q SsoJppe 129 9 10 YIS Jo VIVO YTS UMO ou AIS pesseJppe JOU peay passaippe 19591 eq eq uonoe 1 016 ou seu OV u q peas sey VIVO sse ppe ATS 10 peay passalppe 10 Uonoe 1VQ1S ou seu MOV LON eq uonipuoo 5 pereedeg 10 ON u q seu aq pue MOV LON pue eq u q seu MOV u q seu arg uonoe ou 1 5 20 191 ON Ul 150
123. bili da software alimentazione bordo scheda come opzione la scheda pu disporre di un RTC un lettore di carte magnetiche e di rel KDL X24 KDF 224 Keyboard Display LCD 2 4 righe 24 tasti Keyboard Display Fluorescent 2 righe 24 tasti Interfaccia tra 16 I O TTL su connettore normalizzato O ABACO a 20 vie e tastiera a matrice esterna da 24 tasti display alfanumerico fluorescente 20x 2 o LCD 20x2 20x4 retroilluminato a LEDs Predisposizione per collegamento a tastiera telefonica 24 Quick Terminal Panel 24 tasti con interfaccia Parallela Interfaccia operatore provvista di display alfanumerico fluorescente 20x 2 o LCD 20x2 20x4 retroilluminato a LEDs tastiera a membrana da 24 tasti di cui 12 configurabili dall utente 16 LEDs di stato alimentatore a bordo scheda in grado di pilotare anche carichi esterni interdaccia parallela basata su 16 I O TTL di un connettore normalizzato ABACO 20 vie Tasti ed etichette personalizzabili dall utente tramite serigrafiee da inserire in apposite tasche opzione di contenitore metallico e plastico G26 Quick Terminal Panel 26 tasti con LCD grafico Interfaccia operatore provvista di display grafico da 240x128 pixel retroilluminato a LEDs tastiera a membrana da 26 tasti di cui 6 configurabili dall utente 16 LEDs di stato alimentatore a bordo scheda interdaccia seriale in RS 232 RS 422 485 o current loop linea seriale ausiliaria in RS 232 Tasti ed etichette personalizzab
124. bod ysew s l q yg 2990 8 s equeu 18J 1 O pesn s 2552 8 W19 oueue6 eui eui JO SUOISI A 89JU diyo uo ay 1 uo loun 1 15908 JO 19 uon9n sul eu sesn ZGGOXE eu 19908 JO si pue sseooid SOWO ue s J llonuooouJolui 8 diuo ejDuis ZEGOX8 eu 10 payeoipap 5 6208 34 UONIPPE u y pue uons pue uonejueuinasur se uons ui esn 10 9ueuuoji d uBiu euoje puels e SI 266OX8 941 99 999 8 16208 siolonpuo ies sdiliud Pagina B 3 gt v en 3 Re GPC 552 ITALIAN TECHNOLOGY ifo gri bu Hoo Hoo Hoo Hoo Hoo Hoo Hoo HOO Hoo H84 H00 H00 H00 9XXXXXXXX HZ0 H00 H00 H00 H00
125. da opportunamente tarato tramite vernice Le sezioni d interfaccia analogica utilizzano componenti di alta precisione che vengono addirittura scelti in fase di montaggio proprio per evitare lunghe e complicate procedure di taratura Per questo una volta completato il test di collaudo e quindi la taratura tutti i trimmer della scheda vengono bloccati in modo da garantire una immunit della taratura anche ad eventuali sollecitazioni meccaniche vibrazioni spostamenti ecc L utente di norma non deve intervenire sulla taratura della scheda ma se lo dovesse fare a causa di derive termiche derive del tempo ecc deve rigorosamente seguire la procedura sopra illustrata INTERFACCIE OPERATORE LOCALI Tramite CN2 connettore standard di Abaco si pu collegare la 552 ai numerosi moduli del carteggio Grifo che riportano lo stesso pin out Di particolare interesse la possibilit di collegare direttamente una serie di moduli come la QTP 24P KDL x24 KDF 224 ecc con cui risolvere tutti i problemi di interfacciamento operatore locale Questi moduli sono gi dotati delle risorse necessarie per gestire un buon livello di colloquio uomo macchina includono infatti display alfanumerici tastiera a matrice e LEDs di visualizzazione ad una breve distanza dalla GPC 552 Dal punto di vista dell installazione queste interfaccie operatore locali richiedono un solo flat a 20 vie con cui possibile portare anche le alimentazioni m
126. dard TTL compatible memories and logic In addition the 8XC552 has two software selectable modes of power reduction idle mode and power down mode The idle mode freezes the CPU while allowing the RAM timers serial ports and interrupt system to continue functioning The power down mode saves the RAM contents but freezes the oscillator causing all other chip functions to be inoperative The device also functions as an arithmetic processor having facilities for both binary and BCD arithmetic plus bit handling capabilities The instruction set consists of over 100 instructions 49 one byte 45 two byte and 17 three byte With a 16MHz 24MHz crystal 58 of the instructions are executed in 0 75us 0 5us and 40 in 1 5us 1 5 Multiply and divide instructions require 3us 215 1998 Aug 13 GPC 552 Rel 3 30 FEATURES 80C51 central processing unit 8k x 8 ROM expandable externally to 64k bytes ROM code protection An additional 16 bit timer counter coupled to four capture registers and three compare registers Two standard 16 bit timer counters 256 x 8 RAM expandable externally to 64k bytes Capable of producing eight synchronized timed outputs A 10 bit ADC with eight multiplexed analog inputs Two 8 bit resolution pulse width modulation outputs Five 8 bit I O ports plus one 8 bit input port shared with analog inputs LOGIC SYMBOL 2C bus serial I O port with byte o
127. ddress sono rispettivamente posti 1 0 0 RAM TAMPONATA RTC SERIALE Per quanto riguarda la gestione dell eventuale modulo di RAM RTC seriale IC 25 si faccia riferimento alla documentazione specifica del componente In questo manuale tecnico non viene riportata alcuna informazione software in quanto la modalit di gestione articolata e prevede una conoscenza approfondita del componente e comunque l utente pu usare le apposite procedure ad alto livello fornite nel pacchetto di programmazione Si ricorda che che in caso di montaggio di questo componente in IC 24 deve esserci al massimo una eeprom di 1024 bytes 24C08 Dal punto di vista elettrico la logica di controllo effettua le seguenti connessioni linea DATI SDA gt pin 27 P3 3 della CPU linea CLOCK SCL gt pin 29 P3 5 della CPU Data l implementazione hardware della circuiteria di gestione del modulo di RAM RTC seriale si ricorda che di tale dispositivo il segnali A0 dello slave address posto a 0 PPI 82C55 Questa periferica vista in 4 registri uno di stato CNT e tre dei dati PDA PDB PDC con cui si effettua la programmazione ed il comando della stessa I registri dati sono utilizzati sia per operazioni di input acquisizione linee dei port che per quelle di output settaggio linee dei port ed ognuno di tali registri riporta i dati di I O del corrispondente port La periferica pu operare in tre modi diversi MODO 0 Prevede due port bidirezional
128. del tipo di sezione alimentatrice della scheda deve avvenire in fase di ordine della stessa infatti questa scelta implica una diversa configurazione hardware che deve essere effettuata dal personale addetto SELEZIONE TIPO INGRESSI ANALOGICI La scheda GPC 552 pu avere ingressi analogici in tensione e o corrente come descritto nei precedenti paragrafi e capitoli La selezione del tipo d ingresso dei canali analogici effettuata in fase di ordine della scheda Per quanto riguarda il fondo scala degli ingressi analogici possibile selezionare una tensione di 2 490 V o di 5 V La selezione tra corrente tensione effettuata montando un apposito modulo di conversione basato su semplici resistenze di caduta In particolare vale la corrispondenza R9 gt canale 0 R12 gt canale 1 R14 gt canale 2 R16 gt canale 3 R18 gt canale 4 R20 gt canale 5 R22 gt canale 6 R24 gt canale 7 Nel caso il modulo corrente tensione non sia montato default il corrispondente canale accetta un ingresso in tensione nei range 0 2 49 V default o 0 5 V da specificare in fase di ordine viceversa un ingresso in corrente Il valore della resistenza su cui si basa il convertitore corrente tensione si ottiene dalla seguente formula R 2 49V Imax R 5 V Imax Normalmente i moduti di conversione tensione corrente si basano su resistenze di precisione da 1240 o 24800 relative ad ingressi 4 20 mA 0 20 mA Per una facile
129. do di automatismi dotata di alcuni componenti periferici che si occupano dell interfacciamento con il mondo esterno In particolare SIO 0 periferica interna alla CPU in grado di gestire una linea per la comunicazione seriale Il dispositivo pu essere utilizzato per la comunicazione con tutti i sistemi provvisti di una linea seriale bufferata in RS 232 o RS 422 485 o Current Loop Dal punto di vista software infatti definibile la velocit di comunicazione la lunghezza della parola il numero di stop bit la parit e lo stato dei segnali di handshake hardware Il tutto avviene tramite una semplice programmazione di registri interni alla CPU SIO 1 periferica interna in grado di gestire la comunicazione seriale con il protocollo fisico PC bus A D converter periferica interna alla CPU in grado di acquisire 8 canali con una risoluzione massima di 10 bits Dal punto di vista software possibili definire quali canali attivare dare lo start o lo stop all acquisizione ecc PWM sono disponibili due linee indipendenti di PWM Dal punto di vista software definibile la frequenza e il duty cicle del segnale WATCH DOG periferica interna alla CPU che permette il reset della medesima ad intervalli di tempo prefissati senon viene effettuato un retrigger Dal punto di vista software definibile iltempo di intervento l abilitazione e il retrigger Configurazione scheda allo scopo di rendere configurabile la scheda ed in pa
130. e se eje edo 015 e uj jeues e jo pue pue au se peziuDooe 4015 pue 1 18 195 9 Ld Indu s 20j eus eu VGS Ld S ejep ELAS SI eur ereolpul IIIA eui SIU ui se pejpueu pue p AI9381 s 1514 eu poW Jeniusuel 90 9661 pue ssaippe 5 y JO uolld 5 1 Jaye Aq s uo u o9a jenes e jo pue pue se 4015 pue LYYLS peniusuen eDpe wouyoe ue SI uoee 10S 9 Ld pue VOS L Ld p AI9581 jeues ay pue jeues poNW 18418994 jo pue pue eui eyeorpur 1ndino 3015 pue s ebpejwouyoe ue SI 181JV eui S IQ 8 SI elas 90 9 Jeues sindino 198 9 14 SUM S leues H V1S SI 151 eui snu SI Jeu
131. e u ZNS INS OWS Le ve aam ov ev ev ev sv 2v av ev w Tav ov av Lv sug Buisseippv oxa 013 1 8 0S3 163 wa 54 08 2 Odi Hea OXd Old Xd lid 054 1594 td scr ser gel m OLO 110 210 ELO OWO HIND ZINO Hs zst H86 ta so sa za Hoa 09 ls How d id AO OSH ISH 04 OV AO 89 NOOIS va oa Heq ma 1 1HO VV 018 VIS ISNI E Heq S oov ia sa s s gt ooz sa 33 oz 0193 1103 2103 6103 zWO3 213 Hed vez 8 04 d v3 s a gt zez Hea H84 52 Me leads sJo onpuoo u es sdiliud SJOJONPUODIWAS sdiliud 2 tdl Hed 18 py akg 8 9208 299 2980 8 16208 Pagina 24 ITALIAN TECHNOLOGY grifo APPENDICE INDICE ANALITICO A AID 2 6 9
132. e registro si ricorda che i registri denominati EPUL LD2 BUZ DIR OUTG in realt corrispondono ad uno stesso indirizzo Il registro EPUL azzerato tutti i bits a 0 in fase di Reset o power on di conseguenza in seguito ad una di queste fasi le reti resistive si comportano come delle resistenze di pull down Da ricordare che possibile acquisire il tipo di settaggio delle reti resistive effettuando una lettura del registro EPUL e mascherando il bit DO GPC 552 Rel 3 30 Pagina 43 grifo ITALIAN TECHNOLOGY SERIALE Per quanto riguarda la gestione dell eventuale modulo di EEPROM seriale 24 si faccia riferimento alla documentazione specifica del componente In questo manuale tecnico non viene riportata alcuna informazione software in quanto la modalit di gestione articolata e prevede una conoscenza approfondita del componente e comunque l utente pu usare le apposite procedure ad alto livello fornite nel pacchetto di programmazione Si ricorda solo che i primi 30 bytes 0 29 sono riservati e perci si deve evitare la modifica dei medesimi Dal punto di vista elettrico la logica di controllo effettua le seguenti connessioni linea DATI SDA gt pin 27 P3 3 della CPU linea CLOCK SCL gt pin 29 P3 5 della CPU Data l implementazione hardware della circuiteria di gestione del modulo di EEPROM seriale si ricorda che di tale dispositivo i segnali A2 A1 A0 dello slave a
133. e i registri denominati EPUL LD2 BUZ DIR OUTG in realt corrispondono ad uno stesso indirizzo Il registro BUZ azzerato tutti i bits a 0 in fase di Reset o power on di conseguenza in seguito ad una di queste fasi il buzzer disattivo Daricordare che possibile sapere se il buzzer attivo o disattivo effettuando una lettura del registro BUZ e mascherando il bit D2 USCITE GENERICHE La gestione delle 4 uscitegeneriche presenti sulla GPC 552 effettuata tramite un registro di input output denominato OUTG 14 bits pi significativi che compongono tale registro servono appunto per gestire le 4 uscite generiche bit a 1 uscita a livello logico alto e viceversa 07 gt OUT GENERICA SUL PIN 10 DI CNI D6 gt OUT GENERICA SUL PIN 9 DI CNI 05 gt OUT GENERICA SUL PIN 12 DI CNI 24 gt OUT GENERICA SUL PIN 11 DI CNI I rimanenti 4 bits del registro OUTG devono essere settati tenendo conto della programmazione fornita loro precedentemente onde evitare settaggi o reset di altre risorse associate ai bits di tale registro si ricorda che i registri denominati EPUL LD2 BUZ DIR OUTG in realt corrispondono ad uno stesso indirizzo Il registro OUTG azzerato tutti i bits a 0 in fase di Reset o power on di conseguenza in seguito ad una di queste fasi le quattro uscite generiche sono disattive Da ricordare che possibile sapere lo stato delle quattro uscite effettuando una lettura del registro OUTG mascherando i 4
134. e il funzionamento dell eventuale real time clock anche in assenza di tensione di alimentazione per maggiori informazioni fare riferimento al paragrafo BACK UP Ficura 9 CN8 CONNETTORE PER BATTERIA ESTERNA DI BACK Legenda Vbat I Positivo della batteria esterna di back up GND Negativo della batteria esterna di back up GPC 552 Rel 3 30 Pagina 17 grifo ITALIAN TECHNOLOGY CN6 CONNETTORE PER I O DEL LA CPU CN6 un connettore a scatolino verticale con passo 2 54 mm a 20 piedini Tramite CN6 si effettua la connessione tra i port 1 3 e 4 della CPU e l ambiente esterno I segnali presenti su questo connettore coincidono con segnali logici a livello TTL Figura 10 CN6 CONNETTORE PER I O DELA CPU Legenda Pl n I O Linea digitale n del port 1 della CPU P3 n I O Linea digitale n del port 3 della CPU P4 n I O Linea digitale n del port 4 della CPU GND Linea di massa 5 Vdc Linea di alimentazione a 5 Vdc N C Non Collegato Pagina 18 GPC 552 Rel 3 30 ITALIAN TECHNOLOGY grifo ENABLE PULL UP 8 LINES 8 LINES 8 LINES X GENERAL ub OUTPUT 5 Vdc 80C552 ca 2LINES TU ENABLE PULL UP PORT 4 NE 8 LINES PORT 1 0 5 6 LINES PORT 3 4 FIGURA 11 SCHEMA COLLEGAMENTO LINEE DI I O GPC 552 Rel 3 30 Pagina 19 grifo ITALIAN
135. e1nBi4 A Wa 7905 27 21 peidnuejui SEM AIsno uel jnuuis 1220 jo s sanba om j 21 05 ure16o1d pajdnuajui 1dnuejui sayjo Aue eq jouues ufiu v pue yels ay s l q om do y sdod usul 1 pe amp pejwouxoe Aq Auoud V gamdeo a sem dnuejui 195 Sew Jeu doj dijj p ia iz uoud eu LJH s UBI ii Re 0 Sui di da eui Inun y smofoy se Aloud 6 ele u k x LE pue og 4 pequosep UMOUS S 1dnuejur ay jo y uo spuadap A L dl pue 84 18 jeroeds Ajuoud 1dnuejur 1841 sseJppe ue Od eui pue AASd jou seop eh he zeredwog d Aq pauyap 1dnu lul jo euo 3 ing au
136. ejqeu3 pus 0 adeo 21 shidnu lu 21 ejqeu3 0 D qv NOILONNS 08WAS 106 gs asn 1 019 H83 NIHLIM ALIHOIHd 5 78 onal ejqeua 1idnuu luI 782 4 Ldi 716 anba 29 0015 920015 0 lqeu3 Auoud 516 deo 0 ejqeu3 013 1943 So 0 PR i 21 0194 D 1dnuejur qeu3 inis nios el lqeu3 A d wine pal endeo Zi i Li 0015 A bud de 10 nemo a Ed i Ozi LOIS 183 ADS n 0 Jon 2 eique diva 2 1 ZL 9141 pe1deooe eq 1dnui lui pejqeue 2 Auoud 2 21 pejqeue s 1dnui lu oN 0 uoud s idnuu lu ZL Zld 104009 va L ON3l NOILONNS 08WAS NOILONNS 1O08WAS as asn 857 a
137. el PPI 82C55 PPI PC n I O Linea digitale n del port C del PPI 82C55 GND Linea di massa 5 Vdc Linea di alimentazione a 5 Vdc N C Non Collegato Di particolare interesse la possibilit di collegare direttamente al connettore CN2 una serie di interfaccie con cui risolvere molti problemi caratteristici del settore industriale Per i moduli di interfaccia operatore locale QTP 24P KDL x24 KDF 224 ecc oltre alla facilit d installazione si ricorda anche la facilit di gestione software supportata da linguaggi di programmazione ad alto livello Per maggiori informazioni si faccia riferimento al paragrafo INTERFACCIE OPERATORE LOCALI GPC 552 Rel 3 30 Pagina 13 grifo ITALIAN TECHNOLOGY CN4 CONNETTORE PER PORT 5 CPU INGRESSI A D CONVERTER CN4 un connettore a scatolino verticale con passo 2 54 mm a 20 piedini Tramite CN4 si interfacciano le 8 linee di input per la sezione di A D converter della CPU con il campo esterno Da ricordare che il port 5 della CPU ha una doppia funzione ossia le 8 linee possono essere o ingressi per l A D converter Tutti i segnali descritti sono riportati sul connettore CN4 tramite un filtro passa basso descritto in figura 7 FIGURA 6 CN 4 CONNETTORE PER Port 5 DELLA CPU INGRESSI A D CONVERTER Legenda STADC I Linea digitale di start per la conversione analogica digitale P5 n ADCn Linea digitale n o ingresso canale n A D del
138. ent Loop TX Curr Loop O Transmit Data Negative linea bipolare negativa per trasmissione seriale Current Loop TX Curr Loop O Transmit Data Positive linea bipolare positiva per trasmissione seriale Current Loop GND Linea di massa Pagina 20 GPC 552 Rel 3 30 ITALIAN TECHNOLOGY grifo RS 422 485 DRIVER CURRENT LOOP SOFTWARE SERIAL FIGURA 13 SCHEMA DI COMUNICAZIONE SERIALE GPC 552 Rel 3 30 Pagina 21 grifo ITALIAN TECHNOLOGY SEGNALAZIONI VISIVE La scheda GPC 552 dotata di 2 LEDs con cui segnala alcune condizioni di stato come descritto nelle seguenti tabelle COLORE FUNZIONE LDI Rao Segnala quando attivo la presenza della tensione di alimentazione a 5Vdc LED di attivit gestito via software FIGURA 14 TABELLA DELLE SEGNALAZIONI VISIVE La funzione principale di questi LEDs quella di fornire un indicazione visiva dello stato della scheda facilitando quindi le operazioni di debug e di verifica di funzionamento di tutto il sistema Per una pi facile individuazione di tali segnalazioni visive si faccia riferimento alla figura 15 GPC 552 Rel 3 30 Pagina 22 grifo ITALIAN TECHNOLOGY 5 E Q E r1 E d M 5 as 0090 kj gt EZET n H mo pe 2 PS E PA ATX 5
139. entre dal punto di vista software la gestione altrettanto semplice ed immediata infatti i pacchetti software disponibili per la GPC 552 sono provvisti di tutte le procedure necessarie Quest ultime per la maggioranza dei pacchetti software disponibili coincidono con dei driver software aggiunti al linguaggio di programmazione che consentono di utilizzare direttamente le istruzioni di console dello stesso linguaggio di programmazione e quindi tutta la loro potenza Per maggiori informazioni relative alle interfaccie operatore locali si veda il capitolo SCHEDE ESTERNE e la documentazione del software utilizzato Pagina 26 GPC 552 Rel 3 30 ITALIAN TECHNOLOGY grifo JUMPERS Esistono a bordo della GPC 552 22 jumpers con cui possibile effettuare alcune selezioni che riguardano il modo di funzionamento della stessa Di seguito ne riportato l elenco l ubicazione e la loro funzione nelle varie modalit di connessione Per riconoscere tali connessioni sulla scheda si faccia riferimento alla serigrafia della stessa o alla figura 2 Per l individuazione dei jumpers a bordo della scheda si utilizzi invece la figura 18 pe sis eR 11151 Tl za Predispone IC 13 per RAM EEPROM da 8 o 32 KByte IC 13 per RAM EEPROM da 8 o 32 KByte Seleziona la lettura codice dalla ROM interna o dalla ROM esterna 2 Doppio Gestisce il PULL UP delle linee SCL e SDA
140. essere quindi esplicitamente ordinato BUZZER sulla GPC 552 presente una circuiteria in grado di emettere un suono costante basata su un buzzer capacitivo Questa circuiteria viene abilitata e o disabilitata via software tramite la logica di controllo e pu essere utilizzata per generare allarmi acustici feed back sonori ecc Pagina 6 GPC 552 Rel 3 30 PPI 82C55 periferica in grado di gestire tre port paralleli da 8 bit per un totale di 24 linee di I O logico a livello TTL con direzionalit settabile a livello di byte Il chip PPI 82C55 viene completamente gestito via software tramite la programmazione di 4 registri situati nello spazio di I O della CPU da un apposita logica di controllo Per ulteriori informazioni a riguardo dei dispositivi periferici descritti si faccia riferimento alla documentazione tecnica della casa costruttrice o all appendice B di questo manuale LOGICA DI CONTROLLO Il mappaggio di tutti i registri delle periferiche presenti sulla scheda e dei dispositivi di memoria affidata ad un opportuna logica di controllo che si occupa di allocare tali dispositivi nello spazio d indirizzamento della CPU Per maggiori informazioni fare riferimento al paragrafo MAPPAGGIO DELL I O TASTO DI RESET Sulla GPC 552 presente un comodo pulsante di reset che una volta premuto f ripartire la scheda da una condizione di azzeramento generale La funzione principale di questo ta
141. gnale DIR 0 basso ricezione 1 alto trasmissione Sempre in questa modalit possibile ricevere quanto trasmesso in modo da fornire al sistema la possibilit di verificare autonomamente la riuscita della trasmissione infatti in caso di conflitti sulla linea quanto trasmesso non viene ricevuto correttamente e viceversa LINEA SERIALE A SETTATA IN RS 422 Su IC 20e IC 19 devono essere montati i drivers SN75176 mentre su IC 21 IC 22 non deve essere montato nessun driver Il jumper J13 deve essere in posizione 2 3 e 4 5 J19 J20 e J21 connessi Per sistemi punto punto la linea DIR pu essere mantenuta sempre alta mantenendo il trasmettitore sempre attivo mentre per sistemi multi_punto con la linea DIR si deve attivare il trasmettitore solo in corrispondenza della trasmissione sempre tramite la linea DIR 1 alto trasmettitore attivo e viceversa Nel caso si utilizzi la linea seriale in RS 422 485 con i jumpers J8 e J9 possibile connettere la circuiteria di terminazione e forzatura sulla linea Tale circuiteria deve essere sempre presente nel caso di sistemi punto punto mentre nel caso di sistemi multi_punto deve essere collegata solo sulle schede che risultano essere alla maggior distanza ovvero ai capi della linea di comunicazione Pagina 32 GPC 552 Rel 3 30 SELEZIONE MEMORIE La GPC 552 pu montare fino ad un massimo di 98K e 256 bytes di memoria variamente suddivisa In particolare valgono le inf
142. gri ASW 1910 SW 19910 10 sseippy 1501 seg eeg aow 10 pue sseJppv e1euoc ou 0 XUL LSIN OL ABIS pesseippy N pue LSW 1501 N SS81ppV 5 JON 101 SANS ANS paBpamouxoy 10N p Bp lwouyov N aio J0 BUC pue NS eed SSBIPPY jo ANY Injss oons sJo onpuoo u e s 2 2 8 92208 299 4980 8 Pagina 12 bu ifo gri ITALIAN TECHNOLOGY 291 5 SNA eq uonipuoo LHYLS V peJe ue 5 pesseuppe jou p se 1 JIM Dal ese eq OLS eq i uonipuoo HVIS q 4015 Jasal eq OLS aq uonipuoo 4015 eq LHYLS HOW eq 1959 eq Bey OLS eq uonipuoo IHV1S Aq
143. i da 8 bit A B e due port bidirezionali da 4 bit C LOW C HIGH gli ingressi non sono latchati mentre le uscite lo sono nessun segnale di handshaking MODO 1 Prevede due port da 12 bit A C LOW B C HIGH dove gli 8 bit dei port A e B costituiscono le linee di I O mentre i 4 bit del port C costituiscono le linee di handshaking Gli ingressi e le uscite sono latchati MODO 2 Prevede un port da 13 bit A C3 7 dove gli 8 bit del port A costituiscono le linee di I O mentre i rimanenti 5 del port C costituiscono le linee di controllo Un port da 11 bit B CO 2 dove gli 8 bit del port B costituiscono le linee di I O ed i rimanenti 3 bit del port C costituiscono le linee di controllo Sia gli ingressi che le uscite sono latchate Pagina 44 GPC 552 Rel 3 30 programmazione della periferica avviene scrivendo una parola a 8 bit nel registro di controllo CNT quando CNT SF MI M2 CH CL dove SF Se attivo 1 abilita il comando della periferica MI M2 Selezionano il modo di funzionamento 0 0 Selezione del modo 0 0 Selezione del modo 1 X Selezione del modo 2 A Se attivo 1 setta il port A in input e viceversa CH Se attivo setta il nibble pi significativo del port C in input e viceversa M3 Se attivo 1 seleziona modo 1 viceversa seleziona modo 0 B Se attivo setta il port B in input e viceversa CL Se attivo setta il nibble meno significativo del port C in input e viceversa
144. iata installazione Sulla scheda sono state adottate tutte le scelte circuitali e componentistiche che tendono a ridurre i consumi compresa la possibilit di far lavorare il microcontrollore in power down ed idle mode Il tipo di alimentazione della scheda non pu essere variato dall utente e deve quindi essere specificato in fase di ordine GPC 552 Rel 3 30 Pagina 3 grifo ITALIAN TECHNOLOGY COMUNICAZIONE SERIALE La comunicazione seriale per quanto riguarda la SIO 0 completamente settabile via software per quanto riguarda sia il protocollo sia la velocit di comunicazione Tali settaggi avvengono tramite la programmazione dei registri della SIO 0 interni all 80C552 di cui la scheda provvista quindi per ulteriori informazioni si faccia riferimento alla documentazione tecnica della casa costrutrrice o all appendice B di questo manuale Dal punto di vista hardware invece possibile selezionare tramite una serie di comodi jumpers il protocollo fisico di comunicazione In particolare la linea perla SIO 0 pu essere bufferata in RS 232 Current Loop o RS 422 485 in quest ultimo caso definibile anche se la comunicazione avviene in Full Duplex o Half Duplex Tale CPU ha anche una seconda seriale denominata SIO 1 utilizzata per la comunicazione con dispositivi che supportano la comunicazione con il protocollo fisico PC bus Per ulteriori informazioni sulla SIO 1si faccia riferimento alla
145. icazione tramite la programmazione dei registri interni della CPU Vengono di seguito riportate le possibili configurazioni che possono essere effettuate da notare che i jumpers non menzionati nella sucessiva descrizione non hanno alcuna influenza ai fini della comunicazione qualunque posizione essi occupino LINEA SERIALE A SETTATA IN RS 232 Su IC23 deve essere montato il driver MAX 232 mentre su IC19 IC20 IC21 IC22 non deve essere montato nessun driver I jumpers J19 J20 e J21 devono essere connessi La posizione dei tre jumpers J8 J9 J13 ininfluente LINEA SERIALE A SETTATA IN CURRENT LOOP Su IC21 deve essere montato il driver HCPL 4100 su IC22 deve essere montato il driver HCPL 4200 mentre su IC19 e IC20 non deve essere montato nessun driver I jumpers J19 J20e J21 devono essere non connessi La posizione dei tre jumpers J8 J9 J13 ininfluente LINEA SERIALE A SETTATA IN RS 485 Su IC 20 deve essere montato il driver SN75176 mentre su IC 21 IC 22 non deve essere montato nessun driver Il jumper J13 deve essere in posizione 1 2 e 3 4 J19 J20e J21 non connessi In questa modalit le linee da utilizzare sono i pins 1 e 2 di CN7 che quindi diventano le linee di trasmissione o ricezione a seconda dello stato del segnale DIR gestito via software Questa comunicazione la si utilizza per comunicazioni su sistemi multipunto infatti il driver su IC 20 pu essere settato in ricezione o in trasmissione tramite la gestione del se
146. ie Interfaccia tra 2 o 1 connettori a perforazione di isolante scatolino da 20 vie maschi e la filatura da campo morsettiere a rapida estrazione Attacco rapido per guide tipo DIN 46277 1 e 3 IBC 01 Interface Block Comunication Scheda di conversioni per comunicazioni seriali 2 linee RS 232 1 linea RS 422 485 1 linea in fibra ottica interfaccia DTE DCE selezionabile attacco rapido per guide tipo DIN 46277 1 e 3 IAC 01 Interface Adapter Centronics Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e connettore a vaschetta D 25 vie femmina con pin out standard Centronics per la gestione di una stampante parallela IAF 42 Interface Adapter Futaba Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e connettore a scatolino a 20 vie con pin out standard per la gestione dei display fluorescenti della FUTABA N42 Interface Adapter NEC Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e connettori a scatolino a 26 e 34 vie con pin out standard per la gestione dei display fluorescenti della NEC IAL 42 Interface Adapter LCD Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e connettore a scatolino a 14 vie con pin out standard per la gestione dei display fluorescenti della FUTABA DEB 01 Didactis Experimental Board Scheda di supporto per l utilizzo di 16 linee di I O TTL Comprende 16 tasti 16 LED 4 digits tastiera a matrice da 16 tasti interfaccia per stampante Centronics disla
147. ili dall utente tramite serigrafie da inserire in apposite tasche contenitore metallico e plastico EEPROM di set up 256K EPROM o FLASH Real Time Clock 128K RAM buzzer Firmware di gestione che svolge funzione di terminale con primitive grafiche GPC 552 Rel 3 30 Pagina 49 grifo ITALIAN TECHNOLOGY E riportato di seguito un elenco di manuali e note tecniche a cui l utente pu fare riferimento per avere maggiori chiarimenti sui vari componenti montati a bordo della scheda GPC 552 Manuale TEXAS INSTRUMENTS The TTL Data Book SN54 74 Families Manuale TEXAS INSTRUMENTS RS 422 and RS 485 Interface Circuits Manuale TEXAS INSTRUMENTS Linear Circuits Dtata Book Volumi 1 e 3 Manuale NEC Microprocessors and Peripherals Volume 3 Manuale NEC Memory Products Manuale HEWLETT PACKARD Optoelectronics Designer s Catalog Manuale MAXIM New Releases Data Book Volume 4 Manuale XICOR Data Book Manuale PHILIPS 80C51 Based 8 Bit Microcontrollers Manuale PHILIPS IC12 PC bus Manuale NATIONAL SEMICONDUCTOR Linear Databook Volume 1 Per avere tutti gli aggiornamenti di tali manuali e di tutti i data sheet fare riferimento ai siti in INTERNET delle case madri costruttrici Pagina 50 GPC 552 Rel 3 30 o mdu pnsp 8 10 dbz 410 w OL Tp 05 0 LN 221009 10 NOLLOSINNOO c DE OT
148. individuazione del modulo descritto e delle relative resistenze componenti fare riferimento alle figure 15 GPC 552 Rel 3 30 Pagina 25 grifo ITALIAN TECHNOLOGY TRIMMERS E TARATURE Sulla GPC 552 presente un trimmer da utilizzare per la taratura della scheda In particolare con il trimmer RV1 si pu fissare il valore della tensione di riferimento su cui si basa l eventuale sezione di A D converter Per una facile individuazione del trimmer a bordo scheda si faccia riferimento alla figura 15 La scheda viene sottoposta ad un accurato test di collaudo che provvede a verificare la funzionalit della stessa ed allo stesso tempo a tararla in tutte le sue parti La taratura viene effettuata in laboratorio a temperatura costante di 20 gradi centigradi seguendo la procedura di seguito descritta Si effettua la taratura di precisione della Vref della sezione A D tramite la regolazione del trimmer RV1 tramite un multimetro galvanicamente isolato a 5 cifre ad un valore di 2 4900 V o 5 0000 V Si verifica la corrispondenza tra segnale analogico fornito in ingresso e combinazione letta dalla sezione A D converter La verifica viene effettuata fornendo il segnale di verifica con un calibratore campione e controllando che la combinazione determinata dalla scheda e quella determinata in modo teorico non differiscano di quella che la somma degli errori della sezione A D della scheda Si blocca il trimmer della sche
149. la CPU GND Linea di massa digitale AGND Linea di massa analogica 5 Vdc Linea di alimentazione a 5 Vdc Pagina 14 GPC 552 Rel 3 30 FILTER 122 Analog GND CPU 80C552 FILTER FIGURA 7 SCHEMA D INGRESSO A D CONVERTER GPC 552 Rel 3 30 Pagina 15 grifo ITALIAN TECHNOLOGY CNS CONNETTORE A MORSETTIERA PER EC BUS SECONDA SERIALE CNS un connettore a morsettiera composto da 6 pins Tramite CNS possibile comunicare con qualsiasi dispositivo in grado di supportare la comunicazione tramite il protocollo standard bus inoltre presente il collegamento per la seconda seriale software in RS 232 2 e O Figura 8 CN 5 CONNETTORE A MORSETTIERA PER PC Bus E SECONDA SERIALE Legenda Tx2 0 Linea di trasmissione della seconda seriale software in RS 232 Rx2 I Linea di ricezione della seconda seriale software in RS 232 SDA Linea DATA seriale per EC bus SCL I O Linea CLOCK seriale per I C bus GND Linea di massa 5 Vdc Linea di alimentazione a 5 Vdc Pagina 16 GPC 552 Rel 3 30 ITALIAN TECHNOLOGY OV CN8 CONNETTORE PER BATTERIA ESTERNA DI BACK UP CN8 un connettore a scatolino verticale maschio con passo 2 54 mm a 2 vie Tramite CN8 deve essere collegata una batteria esterna che provvede a mantenere i dati delle RAM di bordo ed a garantir
150. la di figura 19 J23 pu essere strippato in due posizioni posizione 1 2 sempre abilitato il pull up sulle linee dei PORT 4 e 1 della CPU e dei PORT B C dell 82C55 Per questo all atto di un power on o di un reset bisogna prestare particolare attenzione alle relative uscite in quanto verranno poste allo stato logico 1 con conseguente attivazione dei dispositivi di tipo NPN ad esse collegate posizione 2 3 gestione software del pull up e del pull down sulle linee dei PORT 4 e 1 della CPU e dei PORT A B C dell 82C55 Al power on al reset viene garantito lo stato logico 0 alle uscite si evita cos l attivazione dei dispositivi di tipo NPN ad esse collegate In seguito l utente setter lo stato iniziale delle uscite e infine attiver il pull up agendo sul registro EPUL settando D0 1 vedere para grafo SELEZIONE PULL UP DOWN SULLE LINEE DI I O DELLA SCHEDA GPC 552 Rel 3 30 Pagina 31 grifo ITALIAN TECHNOLOGY SELEZIONE DEL TIPO DI COMUNICAZIONE SERIALE La linea di comunicazione seriale A della scheda GPC 552 pu essere bufferata in RS 232 in RS 422 485 o in Current Loop La selezione del tipo d interfacciamento avviene via hardware e viene effettuata tramite un opportuno strippaggio dei jumpers di bordo come pu essere desunto dalla lettura delle precedenti tabelle Dal punto di vista software sono invece definibili tutti i parametri del protocollo fisico di comun
151. ll indice analitico posti rispettivamente all inizio ed alla fine del manuale VERSIONE SCHEDA Il presente manuale riferito alla scheda GPC 552 versione 180796 e sucessive La validit delle informazioni riportate quindi subordinata al numero di versione della scheda in uso e l utente deve quindi sempre verificare la giusta corrispondenza tra le due indicazioni Sulla scheda il numero di versione riportato in pi punti sia a livello di serigrafia che di stampato ad esempio nell angolo in alto a destra del lato componenti GPC 552 Rel 3 30 Pagina 1 grifo ITALIAN TECHNOLOGY CARATTERISTICHE GENERALI La GPC 552 un nuovo potente modulo di controllo che ha un ottimo rapporto prezzo prestazioni La sua modularit la rende il componente ideale per poter costruire architetture con logica distribuita con ottime risorse in termini elaborativi e di I O verso il campo La scheda in grado di risolvere autonomamente molti problemi del settore industriale e quando necesssario possibile aumentarne la potenza ed i campi di applicazione tramite l I O BUS di bordo GPC 552 dispone di una serie di connettori normalizzati che facilitano l operazione di installazione del sistema La GPC 552 provvista di un supporto isolante con attacco rapido per guide ad omega del tipo DIN 46277 1 e DIN 46277 3 Dispone di varie soluzioni per l alimentazione tra cui un alimentatore ten
152. mail grifo grifo it http www grifo it http www grifo com Tel 39 051 892 052 FAX 39 051 893 661 GPC 552 Edizione 3 30 Rel 26 Gennaio 2000 GPC grifo sono marchi registrati della ditta grifo Vincoli sulla documentazione grifo Tutti i Diritti Riservati Nessuna parte del presente manuale pu essere riprodotta trasmessa trascritta memo rizzata in un archivio o tradotta in altre lingue con qualunque forma o mezzo sia esso elettronico meccanico magnetico ottico chimico manuale senza il permesso scritto della grifo IMPORTANTE Tutte le informazioni contenute sul presente manuale sono state accuratamente verifi cate ciononostante grifo non si assume nessuna responsabilit per danni diretti o indiretti a cose e o persone derivanti da errori omissioni o dall uso del presente manuale del software o dell hardware ad esso associato grifo altresi si riserva il diritto di modificare il contenuto e la veste di questo manuale senza alcun preavviso con l intento di offrire un prodotto sempre migliore senza che questo rappresenti un obbligo per grifo Per le informazioni specifiche dei componenti utilizzati sui nostri prodotti l utente deve fare riferimento agli specifici Data Book delle case costruttrici o delle seconde sorgenti LEGENDA SIMBOLI Nel presente manuale possono comparire i seguenti simboli Attenzione Pericolo generico Z N Attenzione Pericolo di alta tensione
153. n P C su cui gira il pacchetto che si collega in RS 232 alla scheda e con cui l utente pu assemblare caricare esaminare e debuggare il programma applicativo L interfaccia utente evoluta e completa di tutto lo stato del microprocessore Pagina 34 GPC 552 Rel 3 30 DESCRIZIONE HARDWARE INTRODUZIONE In questo capitolo ci occuperemo di fornire tutte le informazioni relative all utilizzo della scheda dal punto di vista della programmazione via software Tra queste si trovano le informazioni riguardanti il mappaggio della scheda e la gestione software delle sezioni componenti MAPPAGGIO DELLE RISORSE DI BORDO La gestione delle risorse della scheda affidata ad una logica di controllo completamente realizzata con porte CMOS Essa si occupa con un minimo assorbimento di corrente del mappaggio delle zone di RAM ed EPROM e di tutte le periferiche di bordo La logica di controllo realizzata in modo da gestire separatamente il mappaggio delle memorie di bordo ed il mappaggio delle periferiche viste in Input Output Complessivamente la CPU 80C552 indirizza direttamente 64K Byte di memoria quindi alla logica di controllo assegnato il compito di allocare lo spazio logico d indirizzamento delle memorie nello spazio fisico massimo di 64K Byte Questa gestione effettuata via hardware tramite lo strippaggio di alcuni jumpers J1 J2 J3 J4 J14 con cui si pu definire quali memorie utilizzare e il range di i
154. ndirizzamento per ciascuna di esse Per quanto riguarda il mappaggio dell I O si deve invece ricordare che la logica di controllo provvede naturalmente a non utilizzare le locazioni riservate per le periferiche interne della CPU in modo da evitare ogni problema di conflittualit Per l I O si sono utilizzati gli ultimi 8 bytes dei 64K disponibili per l indirizzamento Riassumendo i dispositivi mappati sulla scheda sono essenzialmente Fino a 32K Bytes di EPROM su IC 15 Fino a 32K Bytes di RAM EEPROM su IC 13 meno gli ultimi 8 bytes utilizzati per l I O Fino a 32K Bytes di EEPROM RAM EPROM su IC 12 meno gli ultimi 8 bytes utilizzati per l I O PPI 82C55 Dip switch di configurazione DSWI Settaggio linea di EPUL gestione del pull up o pull down delle linee TTL Settaggio linea DIR direzionalit driver nella comunicazione in RS 422 485 Buzzer LED di attivit e linea EMU utilizzata in future espansioni Settaggio 4 uscite generiche Lettura dello stato delle linee utilizzate perla gestione dei 5 punti precedenti Questi occupano gli indirizzi riportati nei paragrafi seguenti e non possono essere riallocati in nessun altro indirizzo Altri dispositivi come la EEPROM di IC 24 ela RAM RTC di IC 25 sono sempre gestiti dalla logica di controllo ma effettivamente non occupano spazio d indirizzamento in quanto sfruttano una comunicazione seriale sincrona gestita tramite linee di I O della CPU GPC 552 Rel 3
155. ne per GPC 552 46 Schema a blocchi 5 Seconda seriale 16 Segnalazioni visive 22 Selezione memorie 33 Selezione modo e alimentazione delle reti resistiv 31 Selezione tipo ingressi analogici 25 Seriale 20 21 32 53 5100 6 SIO 1 6 Software 2 Specifiche tecniche 9 T Tasto di Reset 7 24 Temperatura 9 Test Point 24 Trimmers e tarature 26 U UART 45 Uscite generiche 42 V Versione scheda 1 Watch Dog 2 6 9 45 7 Zoccoli 2 GPC 552 Rel 3 30 sss eS eu Pagina C 3 grifo ITALIAN TECHNOLOGY Pagina 4 GPC 552 Rel 3 30
156. no 5 eui 10 osje aU Jeu 9S9J eu p leuluu l SI oun uaym si HS 00 01 H 000 SU01 8907 H0000 je uonnoexe 51 eui e1ojeq Duneiedo euuou EL ARA n 1ese1 Bumojo4 uonezi y 0 1snuu pue si Y 9J0Jeq A S NOOd peAjesei ale 2000 01 H0000 Suoreoo7 5 peonpa eq jou snu pue IG amod B gto y oyloads 104 pansasal 0 peonpe eq 44 pue apow uwop ewod y U e palla sieisibou Papu Eo Z ul pesn Bu eq s _ E 4 uonoun4 seg 821 0015 uod reues ou ueuw pejqnop s ele pneq 2618 ure16o4d u219j e1d peirsepun diyo uo eui e 1210245 98 2160 0 Jas ueuM a1 pneg GOWNS ue JUaAaJd JUBDEA Ja eq 5 1618 uay 1 5 uonouny je oeds su
157. nterfaccia per 7 o 3 termocoppie J K S 4 sensori PT100 a 3 fili su connettore normalizzato di input analogico CBT 420 Current Block Transmitter 4 20mA Interfaccia tra 4 linee di input 0 5 0 10 Vdc e 4 canali di output in corrente 4 20mA segnali su connettori a rapida estrazione 14 bits di risoluzione attacco rapido per guide tipo DIN 247277 1 3 KDL 224 KDL 424 Keyboard Display LCD Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e tastiera a matrice da 24 tasti display LCD alfanumerico retroilluminato da 20 caratteri per 2 o per 4 Possibilit di collegare tastiere di tipo telefonico con matrice 3x4 e 4x4 KDF 224 Keyboard Display FUTABA Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e tastiera a matrice da 24 tasti display fluorescente alfanumerico da 20 caratteri per 2 Possibilit di collegare tastiere di tipo telefonico con matrice 3x4 e 4x4 UAR 24 Universal Analog Regulator Scheda periferica intelligiente per l acquisizione ed il controllo di 2 sensori di temperatura PT100 o termocoppie di tipo J K S T 4 rel di uscita da 2 uscite D A da 12 bits da 0 10 Vdc ciascuna interfacciamento tramite BUS o tramite linea seriale RS 232 RS 422 485 o Current Loop sezione AID con risoluzione da 16 bits segno Pagina 48 GPC 552 Rel 3 30 IPC 51 Intelligent Pheripheral Controller Scheda periferica intelligiente per l acquisizione di 8 sensori di temperatu
158. o seuo ej uod o Boj 12 31H Buppuodsauoo J uod jo pue 9 514 S 16601 sunooo ZWD e ueuM ZIW pue ZO 10 LINO u wlsq e jou SI u pd U9U 0 S 31H uonouni 10351684 31H 10 9 ees 9160 FLY 19 S16 1 qeu ay Jo eui Jl p uod jo 9 0 S IQ sjesei OLY 5 WO e uauM 9160 ye 318 1951621 195 eui jo eui p uod jo 6 0 silq 5195 SJn990 OD ueuM BuIMOJJOJ ey jo pue eui 1 195 s HIZN u punoj SI ueuM ZL JO Jejunoo Mau eui ZWI pue LINO OND 5 1 5 9 3814 jo slu luo2 SI 21 euin 221601 pesn unnoi uolsue xe z eui 104 uous SI aunou pue lduuis si euin eu Bunnduioo siu uey seuin UYM O eq 21 01211260 ZHINZI Juana 152 21
159. onibili strutture dati e di programmazione ad alto livello che velocizzano lo sviluppo dell applicativo con ottime caratteristiche in termini di codice sviluppato e velocit di esecuzione DESIGN 51 Emulatore per 8051 80C51 8052 80C52 8031 80C31 8032 80C32 8751 8051 80C451 80C552 80C562 80C652 87C751 87C752 Potente struttura a basso costo che comprende un In Circuit Emulator un Symbolic Debugger ed un cross assembler BASIC 323 completa struttura di sviluppo che consente di programmare la scheda con un BASIC interpretato adatto alle applicazioni industriali Per opearare sufficiente un P C che svolge le funzioni di consolle nei confronti della scheda su cui viene invece sviluppato debuggato provato e salvato il programma da realizzare La programmazione ad alto livello ed interessa la maggioranza dei dispositivi a bordo scheda di cui vengono gi forniti i driver software di facile utilizzo 51 Cross compilatore per files sorgenti scritti in BASIC 552 Disponibile in ambiente MS DOS permette un notevole incremento in termini di velocit di esecuzione rispetto all equivalente programma in BASIC interpretato MICRO ASM 51 Macro Cross Assembler Disponibile in ambiente MS DOS e nella versione ASSOLUTA o RILOCABILE permette una facile ed efficiente programmazione in assembler dei microcontrollori basati sull 8051 In versione RILOCABILE viene anche fornito un LINKER ed un GESTORE DI LIBRERIE MICRO C 51 Integer
160. ormazioni riportate nella seguente tabella E DISPOSITIVO DIMENSIONE STRIPPAGGIO RAM EEPROM 8K Bytes J18 in 2 3 J17 non connesso J3 in 2 3 RAM EEPROM 32K Bytes J18 in 2 3 J17 in 2 3 J3 in 1 2 EPROM 8K Bytes J18 in 1 2 J17 in 1 2 J3 non connesso EPROM 32K Bytes J18 in 1 2 JI7 in 1 2 J3 in 1 2 RAM EEPROM 8K Bytes J4 in posizione 2 3 RAM EEPROM 32K Bytes J4 in posizione 1 2 FIGURA 22 TABELLA DI SELEZIONE MEMORIE Tutti i dispositivi sopra descritti devono essere con pin out di tipo a parte l EEPROM seriale di IC 24 ela RAM RTC seriale IC 25 che devono essere richiesti alla GRIFO in fase di ordine della scheda Per quanto riguarda le sigle dei vari dispositivi di memoria che possono essere montati sulla scheda fare riferimento alla documentazione della casa costruttrice Da ricordare che nel caso sia presente il componente di IC 25 le dimensioni massime di IC 24 sono pari a 1024 bytes I moduli di RAM per IC 12 ed IC 13 possono su richiesta essere del tipo tamponato BACK UP La GPC 552 pu montare una batteria di back up al litio che permette di mantenere le informazioni salvate nella RAM del componente PCF 8583 IC25 ed il settaggio dell orologio di bordo anche quando la scheda non alimentata Premettendo che sulla GPC 552 la batteria al litio BT1 opzionale e viene fornita assieme all opzione di RAM RTC di IC25 Se l utente deve tamponare la RAM di IC13 deve obbligatoriamente collegare una bat
161. pequosep V1SIS pue NOOIS 1 015 HQVIS SHAS 51 5 eroeds LOIS 01 1 SJe SIBeH jeroeds LOIS uono s BY oos 5 3IAJ8s Y JO 150 10 U8 091JJhS SI apoo 10 sse ppe 1uBie Aq peoejdsip y U8U 5 1 se pesn 5 5 aU Ji 2 1 15 5 5 y jo siiq1ueoljiuBis 9914 Aq s Bey Inun 5 pue arempiey Aq 195 s idnuu lui peas eu usum sniels au JO jueoyiufis SOUJ SI 5 5 19 6 u1 pesn 01510 5 5 snq lqissod 92 5 5 snq e sessaooJd 5 eu jo Dursseooid 158 10 sessejppe 10198A pesn 1Iq eu SNQ Dal 20 enbiun s su Iq G Qui way sesseJduioo pue 5 ay JO Saye jepoooep 5 5 eu HIISIDIY snivig SNIVIS uawBpa mouyoe pue
162. pue 31601 eq 1 jw eur seo siy Ul erep pue 2 y JO 5 surejuoo 1SJIJ 941 eas jo pue eui pue y ejeoipui 1ndino dOLS pue HVLS si aBpajmouyoe ue SI uoee eum 8 SI jeues SI 1514 y SI e Jeu Aes pue 0 9160 eq SIU ul iq pue S IQ ay jo SS IPpe aui surejuoo 18 eu 4909 jeues eui sindino 195 9 Ld VGS L 5 poN Jeniusuej 1 lseW L sepou au 9160 LOIS diuo uo ey uonesado jo saponi p se 1 aq Dal y pejeedei e uoo 15 pejeedeu e 10 u es eui jo eui osje s uonipuoo 15 dOLS pepue s 1 v 5 4015 pue LHVIS pue sesjnd 5 eu Jo 1 eu
163. ra PT100 o termocoppie di tipo J K S T interfacciamento tramite BUS o tramite linea seriale RS 232 RS 422 485 o L sezione A D con risoluzione 16 bits segno 5 o 8 conversioni per secondo 0 1 gradi di risoluzione QTP 22 Quick Terminal Panel Pannello utente intelligiente equipaggiato con display LCD alfanumerico retroilluminato a LEDs da 40x1 40x2 o 40x4 caratteri o da display fluorescente alfanumerico da 40x1 40x2 o 40x4 caratteri linea seriale settabile in RS 232 RS 422 485 o Current Loop EEPROM seriale per il set up e la gestione dei messaggi possibilit di riconfigurare i 22 tasti e di cambiare il relativo nome sul pannello inserendo la nuova etichetta nella relativa tasca di personalizzazione 22 LEDs con l attributo di blinking e Buzzer gestibili da software alimentazione a bordo scheda 24 Vac come opzione la scheda pu disporre di un RTC un lettore di carte magnetiche e di rel 24 Quick Terminal Panel 24 keys Pannello utente intelligiente equipaggiato con display LCD alfanumerico retroilluminato a LEDs da 20x2 o 20x4 caratteri o da display fluorescente alfanumerico da 20x2 caratteri linea seriale settabile in RS 232 RS 422 485 o Current Loop EEPROM seriale per il set up e la gestione dei messaggi possibilit di riconfigurare i 24 tasti e di cambiare il relativo nome sul pannello inserendo la nuova etichetta nella relativa tasca di personalizzazione 16 LEDs con l attributo di blinking e Buzzer gesti
164. riented master and slave functions Full duplex UART compatible with the standard 80C51 On chip watchdog timer Three speed ranges 3 5 to 16MHz 3 5 to 24MHz ROM ROMless only 3 5 to 30MHz ROM ROMless only Three operating ambient temperature ranges P83C552xBx 0 C to 70 C P83C552xFx 40 to 85 C XTAL frequency max 24 MHz P83C552xHx 40 to 125 C XTAL frequency max 16 MHz utut LOW ORDER ADDRESS AND DATA BUS HIGH ORDER CMSRO 5 lt E S lt CMT1 lt RST lt ADDRESS AND DATA BUS UU RxD DATA TxD CLOCK EW Pagina B 1 ITALIAN TECHNOLOGY ifo gri bu g 8661 g 8661 Rel 3 30 dI A 5 jou oq S LHOd NOLLONNA 3IVNE3I IV 5 Z LHOd 40 NOLLONDH 3IVNH3L0V IHOd NOLLONNI
165. rticolare il programma applicativo sviluppato per questa stato previsto un dip switch ad 8 vie Tale dip_switch ha una duplice funzione di configurazione selezionare la modalit RUN DEBUG e configurare il software di controllo La possibilit di acquisire via software lo stato di parte del dip_switch fornisce all utente la possibilit di gestire diverse condizioni tramite un unico programma senza doverrinunciare ad altre linee d ingresso le applicazioni caratteristiche sono selezione della lingua di rappresentazione definizione parametri del programma selezione delle modalit operative ecc Sempre in merito alla configurazione della scheda sulla GPC 552 stato previsto un LED di attivit gestito via software con cui l utente pu segnalare visivamente lo stato di tutto il sistema Real Time Clock il modulo di RAM da montare sullo zoccolo IC 25 pu essere provvisto di un completo Real Time Clock in grado di gestire ore minuti secondi giorno del mese mese anno e giorno della settimana in modo completamente autonomo Il componente opzionale e viene fornito con batteria di Back Up EEPROM seriale il modulo di EEPROM seriale da montare sullo zoccolo IC 24 necessario quando si devono mantenere delle informazioni anche in assenza di alimentazione senza ricorrere al back up della RAM con una sicurezza estrema sulla validit dei dati Tale modulo pu avere un size variabile nel range 512 2048 bytes opzionale e deve
166. sione di rete In questo modo cos possibile porre l elettronica assieme alle strutture elettromeccaniche del quadro elettrico eliminando tutti i tipici costi di messain campo del carteggio tradizionale Tramite i potenti pacchetti software di cui la scheda pu essere dotata l utente pu sviluppare con rapidit e comodit tutti gli applicativi richiesti anche con linguaggi di programmazione ad alto livello E inoltre possibile gestire le varie risorse di bordo con istruzioni evolute eliminando il problema dell interfacciamento diretto con l hardware Formato da 100x195 mm per guide DIN 46277 1 e DIN 46277 3 CPU 80C552 87C552 80C562 87C562 con quarzo da 22 1184 a 29 4912 MHz codice compatibile 8051 INTEL Indirizzamento massimo dell area di bordo 64KBytes Zoccoli per 32K EPROM 32K RAM o EEPROM 32K RAM EEPROM o EPROM EEPROM seriale opzionale da 512 a 2048 Bytes Orologio RTC opzionale con 256 Bytes di RAM con batteria al Litio Massima EEPROM seriale in abbinamento ad RTC 1024 Bytes 8 linee di A D converter da 10 Bits 2 49 fs o 5 V fs tempo di conversione 50 12MHz Connettore standard per PC bus 44 linee TTL di I O settabili da software 2 linee indipendenti di PWM da 8 bits 1 dip switch da 8 vie leggibile da software Circuiteria con BUZZER attivo a bordo scheda Watch Dog settabile da software Timer Counter da 16 bits con 4 registri di Capture e 3 di
167. sn 0124 2194 ELOd HNOd lt N9d Zld H84 013 053 153 ava v3 H8V 0 L e v s 9 2 0 L 2 5 9 4 16208 296 2560 8 Apure 6008 siojonpuoaiwas s Siolonpuooluu s bu ifo gri ITALIAN TECHNOLOGY 4 saying pue Hod ze 90 9661 oL E gt ick uopoun 4 peou b d 01 sng iu dn ind wau yore uonounj andino uolppuna X bd dn pusau uonoun3a ejeudeliy 19 Uld dn ind 1310 gt yore DET sng ul yore 15008 se dn jind pou d L kd pue uo ueseud dn Ind 3310N v uonoun4 indui ayewiany sng peau 4 16008 sdilluq eu Jo jeuonounj anG Y ui s ninunuoosip ou ejeu oue od e
168. sto quella di uscire da condizioni di loop infinito soprattutto durante la fase di debug o di garantire uno stato certo di partenza GPC 552 Rel 3 30 Pagina 7 ITALIAN TECHNOLOGY grifo abaco e FIGURA 2 PIANTA COMPONENTI Rel 3 30 dI Le A 5 Pagina 8 SIPIECIUFICIUS TECNICHE CARATTERISTICHE GENERALI Risorse di bordo 44 Input Output programmabili TTL 3 Timer Counter a 16 bit 1 Linea bidirezionale RS 232 o RS 422 485 o Current Loop 1 Linea bus 1 Linea bidirezionale RS 232 seriale software 1 Watch Dog 8 Linee di A D converter 1 Tasto locale di reset 1 Real Time Clock 1 Buzzer 2 LEDs 1 Dip switch per un totale di 8 dip 2 Linee di PWM da 8 bits Memoria indirizzabile IC 15 EPROM da 32K x 8 IC 13 RAM EEPROM da 8K x 8 a 32K x 8 IC 12 RAM EEPROM EPROM da 8K x 8 a 32K x 8 IC 24 EEPROM seriale da 512 bytes a 2048 bytes IC 25 RAM RTC seriale da 256 bytes CPU di bordo PHILIPS 80C552 da 22 1184 a 29 4912 MHz Risoluzione A D 10 bits Tempo conversione A D 27 126 us a 22 1184 MHz 20 345 us a 29 4912 MHz CARATTERISTICHE FISICHE Dimensioni stampato Formato 100 x 195 mm Peso 570 g Connettori CNI 20 vie scatolino verticale M CN2 20 vie scatolino verticale M CN3 2 vie rapida estrazione 20 vie scatolino verticale M CN5 6 vie morsettiera CN6 20 vie scatolino verticale M CN7 Vaschetta D femmina 9 vie 8 2
169. tenza pull up scollegata alla linea SCL connesso pos 1 Resistenza pull up collegata alla linea SCL non connesso pos 2 Resistenza pull up scollegata alla linea SDA connesso pos 2 Resistenza pull up collegata alla linea SDA J19 J20 non connesso connesso non connessi connessi non connesso connesso non connesso connesso non connessi connessi non connesso Il pin 5 di CN 5 libero Collega il pin 5 di CN 5 a Vdc Non collegano la circuiteria di terminazione e di forzatura alla linea di comunicazione seriale primaria in RS 422 485 Collegano la circuiteria di terminazione e di forzatura alla linea di comunicazione seriale primaria in RS 422 485 Disabilitazione hardware del watch dog Il watch dog sempre abilitato RAM di IC 13 tamponata solo dall eventuale batteria esterna RAM RTC di IC 25 tamponata solo dalla batteria di bordo BT1 RAM di IC 13 tamponata dall eventuale batteria esterna e dall eventuale batteria di bordo BT1 RAM RTC di IC 25 tamponata dalla batteria di bordo BT1 e dall eventuale batteria esterna Non collegano il driver RS 232 della linea seriale primaria al CN7 Collegano il driver RS 232 della linea seriale primaria al CN7 Disabilita ricezione della seriale primaria in RS232 FiGURA 17 TABELLA JUMPERS A 2 VIE L indica la connessione di default ovvero la connessione con cui la scheda viene fornita GPC 552 Rel 3 30 Pagina 28 ITALIAN T
170. teria esterna al CN8 Con il jumper J15 pu tamponare anche l eventuale circuiteria di RAM RTC di IC 25 salvaguardando quindi la durata della batteria di bordo BTI Se la scheda provvista della batteria di bordo con il jumper J15 l utente pu tamponare anche la RAM di IC 13 ma solo per brevi intervalli di tempo come ad esempio quello di sostituzione della batteria esterna Tutte le altre condizioni non sono previste e quindi non possono essere usate GPC 552 Rel 3 30 Pagina 33 grifo ITALIAN TECHNOLOGY DESCRIZIONI SOFTWAR Questa scheda ha la possibilit di usufruire di una ricca serie di strutture software che consentono di utilizzarne al meglio le caratteristiche In generale la scheda pu sfruttare tutte le risorse software per il microprocessore montato e tutti i pacchetti ideati per la famiglia 51 sia ad alto che a basso livello Tra questi ricordiamo MDP monitor debugger in grado di caricare e debuggare un qualsiasi file HEX con codice 151 Dispone di tutti icomandi normalmente disponibili con un emulatore e fornisce quindi all utente la possibilit di operare comodamente con tutte le risorse di bordo Per questo pacchetto software sufficiente disporre di un P C che effettua le sole operazioni di console nei confronti dell utente FORTH completa struttura di sviluppo che consente di programmare la scheda in FORTH Richiede un P C per l interfaccia utente e rende disp
171. u apow A1S pesseJppe JOU 20 pesi 9160 O HAVIS ueeq seu jeo je1euex peziuBooo MOV LON YS UMO AIS eyep peaa u q sey viva 5 129 9 10 YIS Jo uopiuBoseI ou A1S pesseJppe JOU 10 peay pesseuppe dI A 5 sey MOV MOV pue aq erep ueeqseu viva O aq MOV LON pue ereq peay passaippe Ajsnomald 19891 oq eq gep 10 peas ueeq SEU MOV LON SNA eq eq uonipuoo 1 HV LS pareadey peay ueeq seu 1HVIS V 2160 0 HQVIS J paziubosa Sseuppe je1euac peziuBooa eq IIM YTS epoui AIS pesseuppe JOU peal snq IIIA 1HVIS MOV Leq pe
172. u fenas u q seu ue pue u q BABY eui pue ssalppe ULI aui 19591 eq NOD LS U IId 1 941 M Y7S 119 eui pue LYA LS eu 1dnu lul o J0 98 0 pesn eq snu epoo snieis siu H80 YLS LS 14 15 snje s u epoo 5 5 eui pue 195 s IS Bey 1dnuejui jeues SI 9 15 uSuM snq eu se uoos se 5 pue snq 9zl 159 2160 LOIS eu 8136 YLS Bumes Aq eq 1 lseuu eu eq snu IS pue OLS V1S anejs e 19 ue JOUULI 0015 19591 51 VV ul snq JO 0 Juana Y ul sseJppe Jo sseJppe eDpejwouxoe JOU LOIS S VV LOIS 3160 0 J8S jsnUJ SN3 eues y ZHI PU LUO ETT X 0 0 0 b em vv Is 015 VIS noors 0 L z v s 9 L
173. u uo e Aq 10 SH eui Aq 1959 s pue qepeo JOU s 21 s ZL ltuA lq jueoyiuDis 150 01 1528 WOJ JO Juana Plone 5 pue s uo e pea exe ou sassassod uo peas eq 21 ese SI Je unoo9 1eu l ji s 10 98J UOISIAIP J si pue g JO Z JO uolSIAIp seu Jajeosaid eu Jaye euo siwu ulo ejoKo Bu wojloj ay Buunp eq 10W 1425 JO pue eu e ojeq p lo l p si e j 9 2 1 15891 12 10 H IH pue 2 1 1528 10 8q 15 Indu s eDpe e yeu eunsue ol xau pue euo S 21 s Bu s y LAGS 12 pue 425 Je pajdwes si p Ld 21 pue 0 10 uonnadal SI ZL 10 eu L 1950 ZHINZL ZHN L junoo euo s ayes
174. uw pe e eue6 s asind jesoi 1095 119 8 OU 980 ye sw ZHNW9 950 ye swg 9SOJ x 1 spuodes 4 SI 8 991 101211260 2 zHINL Aouanbay 101e jroso 21 1 si asoym 5 6 aunBi4 ul se jo eoseud IQ 8 ue JO S SISUOI g jeum eu uonduosag ey se umouy euin jo payloads e eui sjrej esn ay e Anno IM ese uiejs s au p lqeu uauM Sjpueu peep aui s uy euin jo poued J 40 esiou Aq pesneo jq ssod 591215 105590010 si lu BY 1952 jo asodind eu 2550 8 uo osje SI saw pJepueis eui 21 uonippe ul EL 180 19351694 1dnui lul 21 pue YIZWL 10151694 4 8 4
175. vie scatolino verticale M Range di temperatura da 0 a 70 gradi Centigradi Umidit relativa 20 fino a 90 senza condensa GPC 552 Rel 3 30 Pagina 9 grifo ITALIAN TECHNOLOGY CARATTERISTICHE ELETTRICHE Fusibile F2 100 mA 250 V di tipo rapido Tensione di alimentazione 5 Vdc senza sezione alimentatrice 230 50 Hz sezione alimentatrice da rete 6 10 Vac sez alimentatrice a bassa tensione lineare 8 26 Vac sez alimentatrice a bassa tensione switching Corrente assorbita sui 5 Vdc 100 140 mA Corrente fornita sui 5 Vdc 450 500 mA rete carichi esterni 300 260 mA switching 900 860 mA lineare Batteria esterna di back up 3 6 5 15 uA corrente di back up Ingressi analogici in tensione 0 2 49 o 0 5 Ingressi analogici in corrente 0 20 mA I dati riportati sono riferiti ad un lavoro a temperatura ambiente di 20 gradi centigradi per ulteriori informazioni fare riferimento al paragrafo TENSIONE DI ALIMENTAZIONE GPC 552 Rel 3 30 Pagina 10 INSTALLAZIONE In questo capitolo saranno illustrate tutte le operazioni da effettuare per il corretto utilizzo della scheda A questo scopo viene riportata l ubicazione e la funzione degli strips dei connettori e dei LEDs presenti sulla GPC 552 CONNESSIONI CON IL MONDO ESTERNO Il modulo GPC 552 provvisto di 8 connettori con cui vengono effettuate tutte le connessioni
176. y LCD display Fluorescente connettore I O GPC 68 collegamento con il campo MCI 64 Memory Cards Interfaces 64 MBytes Interfaccia per la gestione di Memory cards PCMCIA a 68 pins tramite un connettore normalizzato ABACO sono disponibili linguaggi ad alto livello KDI L32 KDI F32 Keyboard Display Interface 32 Key Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e tastiera a matrice da 32 tasti 8 LED Buzzer display alfanumerico fluorescente FUTABA o LCD Tasti a bassa corsa per pannelli a membrana GPC 552 Rel 3 30 Pagina 47 grifo ITALIAN TECHNOLOGY KDI L33 KDI F33 Keyboard Display Interface LCD TOSHIBA Keyboard Display Interface Fluorescent FUTABA Interfaccia tra 16 I O TTL su connettore normalizzato ABACO e tastiera a matrice da 32 tasti 8 LED Buzzer display LCD alfanumerico e grafico TOSHIBA L33 o display alfanumerico fluorescente FUTABA F33 Tasti a lunga corsa per utilizzo diretto frame metallico KDI LT KDI FF Keyboard Display Interface LCD TOSHIBA e Fluorescent FUTABA Interfaccia tra 16 I O TTL su connettore normalizzato e tastiera a matrice da 32 tasti 8 LED Buzzer display LCD alfanumerico e grafico TOSHIBA display fluorescente FUTABA Tastiera e LED esterni APT 100 Analog PT 100 Interfaccia per 8 sensori PT100 a 3 fili su connettore normalizzato ABACO di input analogico JKT 07 JKT PTC J K Thermocoupled interface PT 100 I
177. zature sono destinate e quindi eseguibili sempre ed in via esclusiva da personale specializzato avvertito ed istruito o direttamente dall ASSISTENZA TECNICA AUTORIZZATA nel pieno rispetto delle raccomandazioni trasmesse dal costruttore e delle norme di sicurezza e salute vigenti Particolare attenzione deve essere prestata dall utenza nella fase di installazione ed eventuale manutenzione del modulo in particolare per quanto riguarda gli accorgimenti relativi alla presenza di una tensione di rete Il dispositivo non pu essere utilizzato all aperto Si deve sempre provvedere ad inserire il modulo all interno di un contenitore a norme di sicurezza che rispetti le vigenti normative La protezione di questo contenitore non si deve limitare ai soli agenti atmosferici bens anche a quelli meccanici elettrici magnetici ecc Per un corretto rapporto col prodotto necessario garantire leggibilit e conservazione del manuale anche per futuri riferimenti In caso di deterioramento o pi semplicemente perragioni di approfondimento tecnico ed operativo consultare direttamente Assistenza Tecnica autorizzata AI fine di non incontrare problemi nell uso di tali dispositivi conveniente che l utente PRIMA DI COMINCIARE AD OPERARE legga con attenzione tutte le informazioni contenute in questo manuale In una seconda fase per rintracciare pi facilmente le informazioni necessarie si pu fare riferimento all indice generale e a

Download Pdf Manuals

image

Related Search

Related Contents

A9 A9 A75 Agde Villeveyrac Vic-la-Gardiole Sète Mèze Marseillan  micro stereo system with usb, bluetooth and fm radio  Page 1 Page 2 Seriesー 。 SET3ー0(S) SET5ー0(S) SE ソキ丿 「独自  SOPORTE PARA TV LED/LCD (26”-55”)  Bedienungsanleitung MFR-Compact  GESTION DE LA MAINTENANCE ET DEMARCHE QUALITE  BME, BMET - Grundfos  Course Title: Diesel Engine Service 1 Course Number: 8742010  guia rapida usuario nx-10  AD-5526 AD-5529 AD-5527A デジタルマルチメーター AD-5528  

Copyright © All rights reserved.
Failed to retrieve file